<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 加速FPGA系統實(shí)時(shí)調試技術(shù)

加速FPGA系統實(shí)時(shí)調試技術(shù)

作者: 時(shí)間:2012-10-24 來(lái)源:網(wǎng)絡(luò ) 收藏

下面幾節詳細介紹了每個(gè)步驟。

第1步. 插入內核

第一步是配置測試內核,把它插入到設計中。例如,在使用Altera或Xilinx器件時(shí),可以使用開(kāi)發(fā)工具提供的邏輯分析儀接口編輯器,創(chuàng )建最適合自己需求的測試核(參見(jiàn)圖3)。

使用Altera Logic Analyzer Interface Editor(邏輯分析儀接口編輯器)定義和插入測試內核的實(shí)例

[圖示內容:]

Specify number of debug pins: 指定調試針腳數量

Specify Number of Banks: 指定需要測試的組數

Specify Mode: 指定分析模式(定時(shí)或狀態(tài))

Specify Clock (if using State Mode): 指定時(shí)鐘(如果使用狀態(tài)模式)

Power-Up Mode: 通電模式

對大多數測試內核,可以指定下述參數:

Pin Count(針腳數量) :表示希望專(zhuān)用于邏輯分析儀接口的針腳數量。

Bank Count(組數) :表示希望映射到每個(gè)針腳上的內部信號數量。

Output/Capture Mode(輸出/捕獲模式):選擇希望執行的采集類(lèi)型??梢赃x擇Combination/Timing(組合邏輯/定時(shí)模式) 或Registered/State (寄存器/狀態(tài)模式)。

Clock(時(shí)鐘) :如果用戶(hù)選擇了Registered/State(寄存器/狀態(tài))的捕獲模式,這一選項允許選擇測試內核的取樣時(shí)鐘。

Power-Up State(通電狀態(tài)) :這個(gè)參數允許指明指定用于邏輯分析儀接口的針腳的通電狀態(tài)。

第2步. 把測試內核信息加載到View中

從FPGAView軟件窗口中,可以與JTAG編程電纜建立連接(參見(jiàn)圖4),并且連接到TLA系列邏輯分析儀(TLA邏輯分析儀使用WINDOWS平臺)或PC工作站上(參見(jiàn)圖5)。

配置到JTAG編程電纜的連接

在使用ALTERA FPGA芯片時(shí),按Open (打開(kāi))工具條按鈕,調出一個(gè)文件瀏覽器,選擇Quartus II LAI Editor軟件以前生成的邏輯分析儀接口(.lai)文件。這樣就加載了與LAI核心有關(guān)的所有信息,包括每一組的信號數量、組數和信號名稱(chēng),另外如果設備中的LAI內核多于一個(gè),那么還包括每個(gè)LAI內核的信息。

配置到TLA的連接

第3步.

把FPGA針腳映射到邏輯分析儀上

下一步是映射FPGA針腳和TLA邏輯分析儀探頭之間的物理連接。FPGAView可以自動(dòng)更新邏輯分析儀上顯示的信號名稱(chēng),與測試內核當前監測的信號相匹配。

為此,簡(jiǎn)單地點(diǎn)擊Probes (探頭)按鈕,將出現一個(gè)拖放窗口,把測試內核輸出信號名稱(chēng)與邏輯分析儀上的相應通道連接起來(lái)(參見(jiàn)圖6)。。對某條目標連接,這個(gè)通道分配過(guò)程只需一次。

FPGAView迅速簡(jiǎn)便地映射針腳



關(guān)鍵詞: FPGA 系統 實(shí)時(shí)調試

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>