基于雙核Nios II系統的數字預失真器設計
在現代無(wú)線(xiàn)通信系統中,功率放大器(PA)是整個(gè)發(fā)射機中最為關(guān)鍵的部件之一。然而,PA固有的非線(xiàn)性特性會(huì )對通信質(zhì)量造成嚴重影響。數字預失真技術(shù)作為一種高效的功放線(xiàn)性化方法,近年來(lái)得到了廣泛重視和研究[1-4].傳統的數字預失真器一般采用FPGA+DSP的方案,結構較為復雜,成本較高。本文在FPGA芯片中構建了SoPC系統,設計了一個(gè)自適應數字預失真器(DPD),它具有集成度高、成本低等優(yōu)點(diǎn)。同時(shí),采用并行RLS算法提取DPD模型參數,降低了傳統RLS預失真算法的復雜度。采用雙核Nios II并行操作,提升了硬件處理速度,保證了預失真處理的實(shí)時(shí)性和敏捷性。
本文引用地址:http://dyxdggzs.com/article/189694.htm1 DPD多查找結構
本文采用記憶多項式模型[5]作為DPD的行為模型,表示為:



評論