<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設計應用 > 基于FPGA的可調信號源設計

基于FPGA的可調信號源設計

作者: 時(shí)間:2010-05-04 來(lái)源:網(wǎng)絡(luò ) 收藏
通過(guò)USB-單片機和USB-FIFO兩種傳輸方式的對比來(lái)看,FT245BM USB接口協(xié)議芯片具有設計簡(jiǎn)單、使用簡(jiǎn)便的特點(diǎn)。但是,由于受其芯片內部FIFO空間所限,導致傳輸速率有限,最高只能達到1 MB/s左右;同時(shí)由于波形數據和控制命令字都是通過(guò)DATA(7:0) 8個(gè)端口進(jìn)行輸入或輸出,所以在傳輸時(shí)是分時(shí)復用的,不僅在上位機和底層硬件通信時(shí)帶來(lái)很大的不便,而且降低了信號源的頻率,遠遠小于1 MB/s[3]。
CY7C68013單片機具有傳輸速率快、程序設計靈活性強、傳輸速率高等特點(diǎn)。它支持12 Mb/s的全速速率和480 Mb/s高速傳輸速率,并且用戶(hù)可以根據實(shí)際情況來(lái)編寫(xiě)和修改數據傳輸的程序模塊,但是其程序的設計相對FT245BM來(lái)說(shuō)比較復雜,需要用戶(hù)根據實(shí)際需求來(lái)開(kāi)發(fā)相關(guān)的動(dòng)態(tài)鏈接庫和應用程序,以完成對數據傳輸的控制。
兩種基于USB的設計方法各有優(yōu)缺點(diǎn),根據實(shí)際實(shí)驗設計的需要,在傳輸速率不高、接口設計比較簡(jiǎn)單的情況下,可以考慮使用FT245BM USB接口協(xié)議芯片。而對于傳輸速率要求較高,接口設計比較復雜,同時(shí)要求根據實(shí)際需求來(lái)設計數據傳輸模塊的場(chǎng)合,可以考慮使用CY7C68013 USB單片機。本設計在前期試驗中采用FT245BM,但由于傳輸速度的限制以及控制的實(shí)時(shí)性,最終采用了CY7C68013 USB單片機設計模式。
2.2 控制部分
程序控制流程圖如圖3所示。

本文引用地址:http://dyxdggzs.com/article/188221.htm


有兩種工作模式:第一種是數據存儲模式,即控制讀取FIFO中的波形數據并存儲到SRAM中。進(jìn)入這種工作模式后,FPGA判斷FIFO的空信號是否有效;如果FIFO的空信號無(wú)效,則FPGA控制FIFO的讀信號有效,從FIFO中讀取波形數據存儲到SRAM中。SRAM的存儲方式采用分塊存取的方式,在數據讀取時(shí)可通過(guò)分塊掃描的方式均勻讀出各種波形數據,并且通過(guò)簡(jiǎn)單的修改掃描頻率即可控制波形頻率。第二種是數據轉換模式,即控制讀取SRAM中的波形數據傳送給D/A轉換器,并控制D/A轉換器完成轉換和對繼電器開(kāi)斷。
2.3 D/A轉化部分和開(kāi)關(guān)電路[4-5]
DAC715是美國TI公司生產(chǎn)的16位高精度數模轉換器,該芯片具有16位數據總線(xiàn),可在工作電壓為±12 V或±15 V時(shí),實(shí)現0 V~10 V的模擬電壓輸出。FPGA主要通過(guò)DAC715的輸入工作選通信號WR、寄存器控制信號A0和D/A鎖存控制信號A1 來(lái)控制DAC715完成數模轉換。DAC715輸入數據與輸出電壓的對應關(guān)系如表1所示。

本設計的開(kāi)關(guān)量采用繼電器AQY210,該繼電器是電流驅動(dòng),電路連接圖如圖4所示。

本文所設計的信號源利用USB接口技術(shù),實(shí)現了計算機命令字和波形數據的實(shí)時(shí)下載,使得產(chǎn)生的信號頻率、幅值和偏置靈活可調,可滿(mǎn)足不同的實(shí)驗要求,同時(shí)對外部供電系統可以靈活控制。事實(shí)上,這種控制的靈活性也使其在航天測試上得到了廣泛運用。


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: FPGA 可調信號源

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>