<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 電源與新能源 > 設計應用 > 一種12位50 MS/s CMOS流水線(xiàn)A/D轉換器

一種12位50 MS/s CMOS流水線(xiàn)A/D轉換器

作者: 時(shí)間:2011-07-25 來(lái)源:網(wǎng)絡(luò ) 收藏

為了避免零極點(diǎn)對的影響,應該使輔助運放的單位增益帶寬(Waux)滿(mǎn)足:
l.JPG
式中:Wc為主放大器構成的反饋環(huán)路的環(huán)路單位增益帶寬;Wp2為主放大器構成的反饋環(huán)路的非主極點(diǎn)頻率。
考慮到輔助運放的負載電容較小,可以使用較小的驅動(dòng)電流。設計中,取輔助運放是主運放電流的1/8。整體運放使用開(kāi)關(guān)電容共模反饋穩定輸出共模電壓。表1列出了第1級使用的運算放大器的幾個(gè)主要參數,其余運放根據所在級的等效負載電容按比例減小偏置電流。

本文引用地址:http://dyxdggzs.com/article/178824.htm

m.JPG


2.3 比較器
使用數字校正技術(shù)可以放寬對比較器失調電壓的要求,簡(jiǎn)化比較器的設計。設計的比較器由3級組成:預防大級,重建鎖存器和輸出級,如圖5所示。使用預防大級,可以減小傳輸延時(shí)。由于預放大器的增益不需要很大,使用40μA的尾電流,這樣可以減小整個(gè)比較器的靜態(tài)功耗。在CLK為高時(shí),輸出端箍位于閾值附近,在CLK變?yōu)榈秃?,重建鎖存器形成正反饋環(huán)路,將預放大級輸出的電壓差不斷放大,直至將輸出分別拉到電源和地。輸出級采用反相器,提升比較器的驅動(dòng)能力與避免亞穩態(tài)效應。

a.JPG



3 結果與分析
為了驗證ADC的性能,在A(yíng)DC的輸入端加入單一頻率的正弦波,并對輸出波形進(jìn)行傅里葉分析。圖6是采樣頻率是50 MHz,輸入25 MHz正弦波時(shí)的輸出頻譜圖。此時(shí)電路的SNDR=72.19 dB,SFDR=88.23 dB,對應ENOB=11.70 b。圖7是輸入50MHz正弦波時(shí),輸出信號的頻譜圖,此時(shí)電路的SNDR=71.59,SFDR=80.51 dB對應ENOB=11.59 b??梢?jiàn),通過(guò)取消SHA和匹配ADC的兩條通道的時(shí)間常數,在輸入低頻和高頻信號時(shí)ADC始終具有較好的線(xiàn)性度。在采樣頻率時(shí)50 MHz時(shí),ADC的功耗為128 mW(不含參考電壓產(chǎn)生電路)。表2列出了ADC的主要性能參數。

n.JPG



4 結語(yǔ)
設計了一個(gè)50 /s的ADC,該電路使用0.18μm 1P6M工藝實(shí)現。通過(guò)取消前端采樣保持電路,消除了采樣保持電路引起的失真和帶來(lái)的功耗開(kāi)銷(xiāo);經(jīng)過(guò)仔細匹配輸入時(shí)間常數,保證ADC在輸入高頻信號時(shí)依然保持足夠線(xiàn)性度;使用運放縮減技術(shù),進(jìn)一步辟低了功耗。仿真結果表明,該ADC滿(mǎn)足設計要求。


上一頁(yè) 1 2 3 下一頁(yè)

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>