<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
關(guān) 閉

新聞中心

EEPW首頁(yè) > 工控自動(dòng)化 > 設計應用 > 基于PAC的電機控制器快速控制原型的研究

基于PAC的電機控制器快速控制原型的研究

作者: 時(shí)間:2012-06-06 來(lái)源:網(wǎng)絡(luò ) 收藏

3.2 實(shí)時(shí)處理器
從圖3可看出在器RCP的過(guò)程中,實(shí)時(shí)系統發(fā)揮著(zhù)一個(gè)承上啟下的作用。實(shí)時(shí)處理器與FPGA交互部分的程序是對時(shí)間要求嚴格,優(yōu)先執行;而數據存儲和與Host交互的程序優(yōu)先級較低,正常調度。
實(shí)時(shí)處理器與FPGA模塊進(jìn)行數據交互使用了FPGA接口操作和DMA FIFO技術(shù),FPGA接口操作是以FPGA VI的單個(gè)變量為對象進(jìn)行讀寫(xiě)操作;DMA FIFO技術(shù)是通過(guò)先入先出隊列實(shí)現RT到FPGA和FPGA到RT的大量數據的高速傳輸。
本實(shí)驗中從Host主機傳輸過(guò)來(lái)的啟停命令、需求速度、PID參數都是通過(guò)FIFO實(shí)時(shí)傳送到FPGA程序上。而FPGA執行磁場(chǎng)定向中的反饋信號和中間變量同樣通過(guò)FIFO傳送到RT上。圖7為實(shí)時(shí)系統VI的程序后面板。

本文引用地址:http://dyxdggzs.com/article/160481.htm

i.jpg


3.3 FPGA模塊
FPGA具有高性能、可重新配置、小尺寸和較低工程開(kāi)發(fā)成本的特性,但傳統的EDA工具對FPGA的開(kāi)發(fā)門(mén)檻高、開(kāi)發(fā)周期長(cháng)。而NI LabVIEW FPGA模塊為Compact RIO上的FPGA芯片提供了圖形化的開(kāi)發(fā)環(huán)境,使Compact RIO較其他具有更大的靈活性和可重配置性。FPGA運行在高速時(shí)鐘下,定時(shí)/觸發(fā)分辨率達25 ns,并且擁有硬件電路的并行執行特點(diǎn),對比于傳統的順序執行結構提高了性能。
從圖3可以看出磁場(chǎng)定向所有算法都是在FPGA上執行的;主要包括:電流和速度采集模塊、坐標變換模塊、電流環(huán)PID控制模塊、速度環(huán)PID控制模塊、SVPWM輸出模塊。除了采集模塊和輸出模塊是順序執行之外,其他3個(gè)模塊都是可以采用多級流水線(xiàn)的方式并行執行的。

j.jpg


NI LabVIEW FPGA模塊圖形化的開(kāi)發(fā)環(huán)境使用戶(hù)可以既又高效地編寫(xiě)程序進(jìn)行硬件控制和算法實(shí)現。由于篇幅有限,圖8和圖9只展示了SVPWM模塊、PID算法的程序實(shí)現圖。

4 結論
本文在深入了解了可編程自動(dòng)的基礎上,結合了NI Compact RIO的高可靠性、強大的軟件功能、易于開(kāi)發(fā)的特點(diǎn),對Compa ct RIO的控制的進(jìn)行了,并以永磁同步電機磁場(chǎng)定向控制為例進(jìn)行設計,說(shuō)明了控制方法適合用于電動(dòng)汽車(chē)電機的開(kāi)發(fā)。

pid控制器相關(guān)文章:pid控制器原理



上一頁(yè) 1 2 3 4 下一頁(yè)

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>