中頻數字化接收機系統設計與實(shí)現
軟件無(wú)線(xiàn)電是一種基于寬帶A/D器件、高速DSP芯片,以軟件為核心(Software-Oriented)的嶄新的體系結構。其基本思想就是將寬帶A/D 盡可能地靠近射頻天線(xiàn)以便將接收到的模擬信號盡可能早地數字化,盡量通過(guò)軟件來(lái)實(shí)現電臺的各種功能。通過(guò)運行不同的算法,軟件無(wú)線(xiàn)電可以實(shí)時(shí)地配置信號波形,使它能夠提供各種話(huà)音編碼、信道調制、加密算法等無(wú)線(xiàn)電通信業(yè)務(wù)。我們知道信號失真是長(cháng)期困擾模擬處理的難題,如本振頻率漂移、相位噪聲、混頻產(chǎn)生的虛假信號、放大時(shí)產(chǎn)生的諧波以及互調、機內噪聲等問(wèn)題。盡管設計人員想方設法,但結果并不能令人滿(mǎn)意,而軟件無(wú)線(xiàn)電技術(shù)簡(jiǎn)單有效地解決了這些問(wèn)題。在數字化之后,本振、混頻、放大、濾波都僅僅是數字運算,不會(huì )產(chǎn)生諧波、互調等虛假信號。與傳統的模擬方式相比,軟件無(wú)線(xiàn)電具有靈活性、適應性和開(kāi)放性等特點(diǎn),被譽(yù)為無(wú)線(xiàn)電領(lǐng)域的又一次革命。
1 接收機總體設計
由于受器件水平的制約,直接對射頻采樣處理還有一定難度。在保留軟件無(wú)線(xiàn)電通用、靈活、開(kāi)放的前提下,采用了中頻數化方案[1],整個(gè)接收機的結構框圖如圖1所示。
該接收機接收信號頻率范圍:10~100MHz,為防止頻譜混疊,前端電調諧濾波器分8段濾波器,由8031控制選用。第一本振LO1采用數字鎖相環(huán)產(chǎn)生所需頻率,通過(guò)預置,可產(chǎn)生正弦信號頻率范圍:1360~2350MHz,步進(jìn)值10Hz,電調諧濾波器與一本振互動(dòng)聯(lián)調?;祛l后,將信號通過(guò)一中心頻率為 1350MHz的帶通濾波器后,進(jìn)行二次混頻。第二本振LO2產(chǎn)生信號的頻率固定設置為:1371.4MHz,因此中頻信號為:21.4MHz,通過(guò) AGC控制輸出信號強度范圍為:-50~-10dBm/50Ω。
該單元是接收機的核心部件,主要完成幾種信號(AM、FM、SSB、CW、FSK、BPSK,QPSK)的解調工作,同時(shí)負責對模擬前端提供AGC控制用電平強度值和AFC控制用載波頻率誤差值。8031主控電路板則要為中頻數字化值單元提供:信號類(lèi)型、中頻帶寬、AGC時(shí)間常數、BFO值、PSK信號波特率等控制命令。中頻數字化處理單元硬件系統大體構成如圖2所示[1]。
2.1 數據采集部分
該部分電路主要由數控放大器和模/數轉換器AD6640構成,負責完成數據采集工作。固定增益放大器(18dB)的中頻輸入信號為:21.4MHz,-50~-10dBm/50Ω(0.7mV~70mV),輸出為-38dBm~+2dBm/50Ω(2.8mV~0.4V)。 AD6640是AD公司生產(chǎn)的新一代模數轉換器件,分辨率12bit,輸入動(dòng)態(tài)范圍±1V,采樣速度可達65Msps,在5V供是時(shí)功耗僅為710mW。注意A/D前采用固定增益放大電路,并不影響對模擬接收機的AGC輸出。因該放大電路的增益是已知的,檢測出信號電平后可以倒推出放大前的電平變化情況。至于采樣速率的確定,此處既可以采用過(guò)采樣又可以采用欠采樣技術(shù)。所謂欠采樣技術(shù)就是對于帶通信號(頻率范圍:fLffH)而言,抽樣頻率只要滿(mǎn)足:
2fH/K≤fs≤(2fL)/(K-1)
K 為整數且2≤K≤fH/(fH-fL),fH-fL≤fL)就可保證采樣后的頻譜不產(chǎn)生折疊。這對于減小運算量是很有好處的,但對接收機抗混疊濾波器要求較高??紤]到HSP50214B處理速率高速65MSPS,可以采用過(guò)采樣技術(shù)。根據理論上的ADC的信噪比計算公司:SNR=6.02M+1.7dB+ 10log10(fs/2fb)可知:抽樣速率每增加一倍,信噪比大約可提高3dB。因此,在速率允許的情況下,我們仍決定采用過(guò)采樣技術(shù),采樣頻率 50MHz。
2.2 數字下變頻單元
評論