<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 手機與無(wú)線(xiàn)通信 > 設計應用 > 一種數字射頻存儲器的設計

一種數字射頻存儲器的設計

作者: 時(shí)間:2009-08-03 來(lái)源:網(wǎng)絡(luò ) 收藏

引 言
現代電子戰孕育了的誕生,是一種對信號采樣、存儲、運算然后轉發(fā)的電子部件。對樣本信息保存下來(lái)后,根據需要加入調制信息;再通過(guò)高速DAC轉發(fā)出去,實(shí)現對目標的有效干擾。隨著(zhù)大規模集成電路、微波集成電路的高速發(fā)展,數據采集和波形產(chǎn)生的工作帶寬已越來(lái)越寬,信號處理的速度也越來(lái)越快,這些都使得的成本大幅降低,而處理能力大大提高,從而得到了更為廣泛的應用。

本文引用地址:http://dyxdggzs.com/article/157923.htm


1 基本原理
接收系統將天線(xiàn)下來(lái)的信號經(jīng)過(guò)放大、濾波、下變頻為中頻信號,高速數據采集在基帶或中頻完成模擬信號的量化,數據采集的采樣率決定著(zhù)DRFM的接收帶寬。樣本信號被存儲在中,在需要時(shí)可隨時(shí)讀取出來(lái)并加適當的處理,然后由高速數/模轉換器轉換為模擬信號,再經(jīng)激勵上變頻變頻到所需頻段,釋放有效干擾,其基本組成框圖如圖1所示。

2 硬件
考慮到所需的DRFM帶寬寬,存儲容量大,信號處理運算量大,整個(gè)DRFM分為高速數據采集、信號處理單元、干擾波形(高速D/A)3部分,且來(lái)分開(kāi)。數據采集和信號處理單元的數據傳輸采用光纖傳輸方式,信號處理單元和干擾波形之間的通信采用TS101的LINK口傳輸方式。
2.1 高速數據采集的設計
高速數據采集完成對正交的基帶I,Q基帶信號進(jìn)行模/數轉換、存儲,再以光纖傳輸方式將樣本信息送給后續信號處理單元。模/數轉換芯片是數據采集的核心器件,這里采用Atmel公司的ADC芯片AT84AD001,其為采樣率1 GHz、分辨率為8 b的雙路ADC,輸入電平峰峰值500 mV,16路LVDS電平輸出和接口。采用Altera公司的EP2S90F1020。它集成了數百對差分管腳和大量的普通I,Q腳,方便與ADC和片外SRAM接口。其片內豐富的PLL資源使得時(shí)鐘的產(chǎn)生變得更加容易。片外大容量的片外(GS864436)保證了樣本的海量存儲。GS864436是總線(xiàn)速度高達200 MHz的SRAM,每片容量為2 M×32 b。由于A(yíng)DC的采樣率為1 GHz,就單路I來(lái)降數據率為1 GHz×8 b,如此高的數據率顯然難以直接和SRAM接口。數據將在被降速為125 MHz ×64 b后再送到SRAM中。因此實(shí)際應用中2片存儲器拼接為64 b后用來(lái)存儲I路數據,2片存儲Q路數據。和信號處理單元接口的光纖采用Agilent公司的2.5Gb/s光模塊。該光模塊為雙向光纖,一個(gè)通道發(fā)送數據,一個(gè)通道接收。其原理框圖如圖2所示。


上一頁(yè) 1 2 3 4 5 下一頁(yè)

關(guān)鍵詞: 設計 存儲器 射頻 數字 DRFM FPGA

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>