基于A(yíng)DSP TS201的雷達信號處理機設計
摘要:開(kāi)發(fā)了一套以4片TS201和一片FPGA為核心的雷達信號處理系統。DSP僅通過(guò)鏈路口實(shí)現點(diǎn)對點(diǎn)通信,內存空間獨立。系統僅用一副板卡即完成了雷達數據處理,使其具有硬件結構簡(jiǎn)單、體積小、程序易調試、整體可靠性高等特點(diǎn),可以實(shí)現副瓣對消、四路信號的脈沖壓縮與動(dòng)目標檢測等功能,該系統已成功應用于實(shí)際工程中。
關(guān)鍵詞:TS201;脈沖壓縮;動(dòng)目標檢測
現代雷達信號處理已成為雷達功能實(shí)現的關(guān)鍵,本文根據某型雷達信號處理機的系統需要,對其硬件結構及軟件設計做了系統優(yōu)化。設計了1套以4片TS201和1片FPGA為核心信號處理板,該系統僅用l副板卡即實(shí)現空時(shí)二維信號處理。實(shí)現了自適應副瓣相消,4路脈沖壓縮與MTI/MTD,副瓣匿影和差波束測角等算法,可以完成對目標距離,方位偏差量的測算,滿(mǎn)足系統需求。
1 系統組成分析
回波信號在天線(xiàn)上進(jìn)行部分微波合成,形成和、差通道信號及兩路輔助天線(xiàn)信號,進(jìn)行IQ正交插值,1/8抽取后,形成4路待測數據,數據率共為128 MB/s。系統算法結構,如圖1所示,主要由旁瓣相消模塊,數字脈壓模塊,MTD處理模塊由3部分組成。和路信號MTD(FFT-CFAR)后經(jīng)副瓣匿影若判定有目標則再由和、差兩路數據計算方位偏差量。
以雷達工作的低重頻模式為例,IQ數據為5 388點(diǎn),重頻為140 Hz,考慮到一定的時(shí)間余量,4路信號的傳輸及處理必須在6.7 ms的時(shí)間內完成。因此系統的數據速率、數據量及運算規模決定了系統設計必須具有以下特點(diǎn):
(1)具有高性能浮點(diǎn)處理芯片,可完成旁瓣相消、脈沖壓縮、相參積累、雜波圖、恒虛警處理。
(2)內部各處理芯片間可進(jìn)行高速數據傳遞且可外部擴展存儲芯片,保存大量數據。
(3)具備對外的數據接口和控制接口,并可輸出故障檢測信號。
(4)軟件設計中必須進(jìn)行大量?jì)?yōu)化,保證上述所有處理模塊在1個(gè)脈沖周期內完成。
評論