<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 256 級灰度顯示 - 基于FPGA的OLED真彩色顯示設計

256 級灰度顯示 - 基于FPGA的OLED真彩色顯示設計

作者: 時(shí)間:2012-07-14 來(lái)源:網(wǎng)絡(luò ) 收藏
1. 5 工作流程

本文引用地址:http://dyxdggzs.com/article/148767.htm

   處理器是的核心部分,其工作流程為,在每個(gè)clk_fifo 時(shí)鐘周期下,從8 個(gè)FIFO 緩存中并行讀出8 個(gè)8 bit 像素數據,在時(shí)鐘clk_reg 上升沿到來(lái)時(shí), 16 位移位寄存器發(fā)生移位,它的輸出端接16 個(gè)8位數據裝載寄存器的片選端,這樣16 個(gè)8 位數據裝載寄存器逐個(gè)被選通,此時(shí)這些數據就可以載入到16 個(gè)8 位數據裝載寄存器中,這16 個(gè)8 位寄存器的輸出端接在144 位鎖存器的輸入端上。16 個(gè)時(shí)鐘clk_reg 上升沿過(guò)后, 16 個(gè)8 位數據裝載寄存器都將依次被裝載滿(mǎn),此時(shí)數據鎖存信號Lock 到達,將144 個(gè)數據鎖存到144 位數據鎖存器中,然后這些數據進(jìn)入到DA 轉換模塊,轉換成16 路模擬量,送至 屏,完成一個(gè)Block 數據的載入。

  在列掃描驅動(dòng)脈沖cpy 和cpby 的控制下,80 個(gè)Block 依次被選通,在每一Block 被選通期間,都將進(jìn)行一次144 個(gè)數據的移位寄存和鎖存,當80 個(gè)Block都鎖存完之后,一行數據的載入也就完成了。當第一行的80 個(gè)Block 數據完畢后,列掃描起始信號sty過(guò)來(lái),又開(kāi)始從第一列掃描,與此同時(shí),在行掃描驅動(dòng)脈沖cpx 和cpbx 的作用下,第二行像素被選通,所以,這時(shí)將進(jìn)行第二行的1 到80 個(gè)Block 的數據載入,以此類(lèi)推,直到90 行數據都完畢之后,行掃描起始信號stx 到來(lái),重新選通第一行,循環(huán)往復,一幀幀地顯示數據。

  2 仿真結果

  選用Altera 公司Cyclone Ⅲ 系列芯片EP3C10E144C8 為目標芯片,采用Verilog HDL 語(yǔ)言進(jìn)行,在GX - SOPC - EDA - EP3C10 - STARTER -EDK 開(kāi)發(fā)板上進(jìn)行Modelsim 仿真,仿真結果如圖4 和圖5 所示。

  圖4 外圍驅動(dòng)時(shí)序仿真結果

  圖4 外圍驅動(dòng)時(shí)序仿真結果

  圖5 256灰度產(chǎn)生模擬仿真

  圖5 256灰度產(chǎn)生模擬仿真

  由圖4 仿真結果可以看出,80 組列掃描脈沖cpy和cpby 控制80 個(gè)Block, 80 個(gè)列掃描脈沖完畢后,列掃描起始信號sty 脈沖開(kāi)始,繼續掃描下一行。90 行掃描完畢后, stx 到來(lái)重新選通第一行,依此循環(huán),符合的要求。

  由圖5 仿真結果可以看出,對于輸入的8 bit 像素數據,經(jīng)灰度產(chǎn)生模塊轉化為灰度數據。以第一個(gè)輸入數據8 hff 為例,每位的顯示時(shí)間為128∶ 64∶ 32∶ 16∶ 8∶ 4∶2∶ 1,由其不同組合,從而實(shí)現了256 的功能。

  3 結束語(yǔ)

   芯片設計了分辨率為480 × RGB × 640的真 顯示屏的驅動(dòng)電路,在傳統的子場(chǎng)原理和脈寬調制占空比實(shí)現灰度的基礎上,對其進(jìn)行優(yōu)化,采用R、G、B 單基色像素分時(shí)顯示的方法,實(shí)現了256 功能。經(jīng)仿真和軟硬件協(xié)同仿真驗證,實(shí)現了設計所要求滿(mǎn)足的功能。其256 實(shí)現方法簡(jiǎn)單靈活,降低了對FPGA 驅動(dòng)頻率的要求,對于在高刷率、高分辨率、高灰階顯示器件上的應用,具有很高的實(shí)用價(jià)值。利用該電路系統可以實(shí)現 顯示的全實(shí)時(shí)動(dòng)態(tài)圖像的傳輸,為今后OLED 作為大尺寸顯示器提供了技術(shù)支持。


上一頁(yè) 1 2 3 下一頁(yè)

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>