<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 業(yè)界動(dòng)態(tài) > Cadence:Tempus時(shí)序簽收加速SoC設計

Cadence:Tempus時(shí)序簽收加速SoC設計

——
作者:王瑩 時(shí)間:2013-07-02 來(lái)源:電子產(chǎn)品世界 收藏

  為簡(jiǎn)化和加速復雜IC的開(kāi)發(fā), 設計系統公司不久前推出時(shí)序簽收解決方案。這是一款新的靜態(tài)時(shí)序分析與收斂工具,旨在幫助系統級芯片 (SoC) 開(kāi)發(fā)者加速時(shí)序收斂,將芯片設計快速轉化為可制造的產(chǎn)品。

本文引用地址:http://dyxdggzs.com/article/147044.htm

  目前,花費在時(shí)序收斂與簽收上的時(shí)間接近整個(gè)設計實(shí)現流程時(shí)間的40%。的先進(jìn)功能能夠處理包含了數億單元實(shí)例的設計??蛻?hù)初步使用結果顯示,能在數天時(shí)間內即在一個(gè)設計上實(shí)現時(shí)序收斂,而傳統的流程在同一設計上可能要耗費數周的時(shí)間。

  時(shí)序收斂趨勢

  芯片實(shí)現之簽收與驗證部副總裁Anirudh Devgan稱(chēng),時(shí)序簽收市場(chǎng)在過(guò)去的十年中一直止步不前。一些小公司曾嘗試著(zhù)將一些創(chuàng )新產(chǎn)品推向這個(gè)市場(chǎng),但是他們很快就被收購或者陷入法律糾紛。因此,創(chuàng )新在很大程度上受到商業(yè)因素的阻礙。

  另外,從技術(shù)角度,由于日益增大的設計尺寸和時(shí)序視圖,如今的挑戰主要體現在通過(guò)時(shí)序簽收收斂所花費的時(shí)間,以及在較低的制程節點(diǎn)上模仿波形效果的能力。當今的簽收時(shí)序收斂解決方案在其對時(shí)序優(yōu)化成功的可預測性上功虧一簣,主要是因為這些解決方案并沒(méi)有與版圖(layout)的物理特性整合在一起。在波形建模領(lǐng)域,延遲計算工具忽略了在較舊的節點(diǎn)上對波形形狀的影響,因為這些影響微乎其微。從28納米制程開(kāi)始,一直持續到16納米,這些影響對輸入波形的外觀(guān)產(chǎn)生非常大的作用,因此在延遲計算期間不能被忽略?! ?/p>

?

  意識到,隨著(zhù)設計人員轉向更小的制程節點(diǎn),如20納米和16納米FinFET,如今的解決方案已經(jīng)無(wú)法跟上復雜設計和制造的步伐。在過(guò)去的一年里,硅簽收和驗證業(yè)務(wù)部已經(jīng)獲得采用臺積電20納米和16納米FinFET技術(shù)生產(chǎn)的產(chǎn)品簽收驗證。此外,Cadence的工具已用于GlobalFoundries 14納米 FinFET 制程節點(diǎn)上的的流片芯片。此次Cadence發(fā)布了Tempus這一新的時(shí)序工具,能為時(shí)序分析性能和容量重新設定標準。

  Tempus的新功能

  Tempus在時(shí)序分析和簽收時(shí)序收斂方面比同類(lèi)解決方案快10倍。在這些更高性能的背后有很多關(guān)鍵技術(shù),其中兩個(gè)最主要的技術(shù)就是可以在靜態(tài)時(shí)序分析時(shí)進(jìn)行大規模并行計算,以及在時(shí)序優(yōu)化期間掌握物理位置和路線(xiàn)的特點(diǎn)。

  Tempus 時(shí)序簽收方案中的新功能有:

  ● 市場(chǎng)上第一款大型分布式并行時(shí)序分析引擎,它可以擴展到使用多達數百個(gè)。
  ● 并行架構使得Tempus 時(shí)序簽收方案能分析含數億實(shí)例的設計,同時(shí)又不會(huì )降低準確性。
  ● 新的基于路徑式分析引擎,利用多核處理,可以減少對時(shí)序分析結果的悲觀(guān)。
  ● 多模多角 (MMMC) 分析和考慮物理layout的時(shí)序收斂,采用多線(xiàn)程和分布式并行時(shí)序分析。

  中國Fabless的SoC一般最多只有10個(gè)核,而Cadence的新聞稿中提到“Tempus時(shí)序簽收解決方案可以擴展到使用多達數百個(gè)”,這是否適合中國市場(chǎng)?Cadence的回答是肯定的。并非所有CPU核都需要在物理上包含在相同的計算硬件里。Tempus可以在許多計算資源中分布時(shí)序分析問(wèn)題,其中每個(gè)計算資源可能有很多CPU。Tempus不僅能夠隨著(zhù)CPU數量的增加而進(jìn)行擴展,在基于路徑式分析的性能方面也取得了顯著(zhù)的提升,可消除設計人員對設計大體上是否可通過(guò)簽收的顧慮。這就縮短了修復虛假時(shí)序違規的時(shí)間,還可最大限度地減少面積和功耗。這些益處并非只有大規模設計才能享有,它們適用于采用任何技術(shù)的所有設計。

  Cadence原有的Encounter Timing System還在生產(chǎn)和銷(xiāo)售。Tempus的推出意味著(zhù)性能和功能達到新的水平,最終會(huì )成為Cadence靜態(tài)時(shí)序分析的新標準。



關(guān)鍵詞: Cadence Tempus CPU 201307

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>