<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 如何讓7系列FPGA的功耗減半

如何讓7系列FPGA的功耗減半

—— 如何讓7系列 FPGA的功耗減半
作者:Mike Santarin 時(shí)間:2011-12-22 來(lái)源:電子產(chǎn)品世界 收藏

  

本文引用地址:http://dyxdggzs.com/article/127295.htm

 

  圖 2: HPL 工藝、 高性能 (HP) 工藝和 低功耗 (LP) 工藝的性能及漏電流對比

  圖中文字:

  漏電流

  性能

  GPU 的高功耗區域

  增加 Vt

  更高性能/功耗比

  FPGA 的低功耗區域

  7 系列還提供另一種稱(chēng)為電壓 ID (VID) 的模式??蛻?hù)可以通過(guò)控制 Vcc 電壓和發(fā)揮部分器件的額外性能來(lái)降低功耗。每個(gè)器件都存有一個(gè)電壓 ID。這個(gè)可讀 VID 明確指出該器件在仍能滿(mǎn)足性能規范條件下可運行的最低電壓。

  這種額外的余量令人振奮的是,為設計人員提供了更多選擇。Myron 說(shuō):“客戶(hù)可以選用 7 系列器件來(lái)實(shí)現他們現有的設計,同時(shí)讓現有設計的功耗減半?;蛘咚麄兛梢员3衷械墓乃?,為系統增加更多功能,直到達到余量。這樣可以降低系統總體功耗,節省板級空間,提高性能,同時(shí)大幅降低系統總成本。”

   7 系列的所有 3 個(gè)產(chǎn)品系列和新推出的 ZynqTM-7000 可擴展處理平臺均采用這種專(zhuān)為優(yōu)化的 HPL 工藝。在這些器件的所有結構中均采用統一的方法(即基于小型高能效模塊的統一 ASMBLTM 架構)來(lái)處理。這樣客戶(hù)就能夠在所有這些器件系列中更輕松進(jìn)行設計移植:低成本低功耗 ArtixTM-7 FPGA;具有業(yè)界最佳性?xún)r(jià)比的KintexTM-7;具有業(yè)界最佳性能和最大容量的 Virtex®-7;以及集成了嵌入式 ARM 雙核CortexTM-A9處理器,主要面向嵌入式應用的 Zynq-7000 可擴展處理平臺。

  雖然同類(lèi) FPGA 競爭產(chǎn)品繼續采用 HP 工藝和 LP 工藝來(lái)實(shí)現單一架構的各種變體,但堅信采用專(zhuān)為 FPGA 定制的工藝實(shí)現的統一芯片架構,可推動(dòng)作為一種可編程平臺的FPGA 技術(shù)日趨成熟,在此,FPGA 芯片僅作為平臺的基礎,而不是系統解決方案的全部。按照隨 Virtex-6 和 Spartan®-6 FPGA 推出的賽靈思可編程平臺戰略,賽靈思提供的不僅是高級芯片,還包括特定市場(chǎng)開(kāi)發(fā)板、專(zhuān)用開(kāi)發(fā)板、IP 核、工具及技術(shù)文檔,有助于客戶(hù)迅速開(kāi)展創(chuàng )新。

  Myron 提到,轉向使用優(yōu)化的工藝和統一架構,在半導體行業(yè)中并非史無(wú)前例或者是走極端,它只是把英特爾公司率先提出的、且在過(guò)去五年得到了成功部署的一套戰略用到 FPGA 上(見(jiàn)白皮書(shū)《在 Intel Core 微處理器架構內》)。

  曾供職于英特爾公司的 Myron 表示:“2006 年,英特爾停止使用多種微處理器架構,采用單一芯片工藝實(shí)現了其功能最為強大的統一硬件架構 — Intel Core 微處理器架構,并將其應用于從高端計算服務(wù)器到移動(dòng)筆記本產(chǎn)品等多個(gè)產(chǎn)品線(xiàn)。為什么像英特爾這樣看似有無(wú)窮資源可以利用的公司會(huì )專(zhuān)注于一種硬件架構?答案是他們只想做一件事,并把它做好。那就是集中資源打造出出色的統一架構:既可通過(guò)擴展用于滿(mǎn)足不同應用需求,同時(shí)還可讓客戶(hù)基本無(wú)需重新設計,就可以輕松地把同一架構用于多個(gè)應用。”

  Myron 表示,對賽靈思來(lái)說(shuō)當然也是如此。“通過(guò)為 7 系列 FPGA 選擇通用架構,我們可以讓我們的軟件工程隊伍專(zhuān)注于優(yōu)化結果質(zhì)量,無(wú)需分心于多個(gè)產(chǎn)品系列。無(wú)獨有偶,我們的客戶(hù)也強烈希望用類(lèi)似的方式來(lái)優(yōu)化 IP 核重用。與跨越多個(gè)不同的架構相比,維護統一架構有助于用最小的工作量實(shí)現 IP 核重用。”

fpga相關(guān)文章:fpga是什么




關(guān)鍵詞: 賽靈思 FPGA 28nm

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>