<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> xilinx fpga

FPGA數據采集電子電路設計攻略 —電路圖天天讀(163)

  • FPGA數據采集電子電路設計攻略 —電路圖天天讀(163)-提出一種基于FPGA技術(shù)的多路數字量采集模塊,利用FPGA的I/O端口數多且可編程設置的特點(diǎn),配以VHDL編寫(xiě)的 FPGA內部邏輯,實(shí)現采集多路數字量信號。
  • 關(guān)鍵字: FPGA  MCU  智能硬件  

FPGA開(kāi)發(fā)外設子板模塊電路設計詳解 —電路圖天天讀(161)

  • FPGA開(kāi)發(fā)外設子板模塊電路設計詳解 —電路圖天天讀(161)-FPGA以并行運算為主,以硬件描述語(yǔ)言來(lái)實(shí)現,相比于PC或單片機(無(wú)論是馮諾依曼結構還是哈佛結構)的順序操作有很大區別,也造成了FPGA開(kāi)發(fā)入門(mén)較難。
  • 關(guān)鍵字: FPGA  驅動(dòng)電路  智能硬件  

Xilinx上季度財報出爐,同比增長(cháng)7%

  •   近日,賽靈思(Xilinx)公布2018財年第二季財報(編者注:即日歷年2017年7月~9月)結果,收入繼續保持增長(cháng)態(tài)勢, 連續八個(gè)季度持續增長(cháng), 比上一年年同期增長(cháng)7%!  很明顯,這個(gè)增長(cháng)清楚地證明了賽靈思長(cháng)期一貫的執行力。賽靈思將持續受益于從6-7年前就開(kāi)始的多元化多市場(chǎng)投資組合及領(lǐng)先競爭對手三個(gè)工藝節點(diǎn)的技術(shù)領(lǐng)先優(yōu)勢?! 梅矫?,賽靈思目標應用市場(chǎng)中,工業(yè)/航空航天和國防部門(mén)創(chuàng )下新的季度紀錄,銷(xiāo)售額為2.78億美元,比上年同期增長(cháng)17%。廣播/消費者和汽車(chē)業(yè)務(wù)部門(mén)的銷(xiāo)售額
  • 關(guān)鍵字: Xilinx  16nm  

Xilinx擁抱軟件,擁抱云服務(wù)

  •   不久前,Xilinx在中國舉辦了首屆賽靈思開(kāi)發(fā)者大會(huì )(XDF, Xilinx Developer Forum)。在北京站,電子產(chǎn)品世界編輯獲悉,Xilinx開(kāi)發(fā)者正從以硬件為主,轉移到增加軟件開(kāi)發(fā)者及其他開(kāi)發(fā)者,預計未來(lái)五年用戶(hù)數將增加5倍,即從目前的5萬(wàn)人增加到25萬(wàn)人,并且在云服務(wù)方面下足了功夫,提出了FaaS(FPGA即服務(wù))理念?! ≌掌?Xilinx三位高管出席了XDF北京新聞發(fā)布會(huì )。從左至右:Xilinx戰略市場(chǎng)開(kāi)發(fā)總監Andy Walsh,IP及軟
  • 關(guān)鍵字: Xilinx  FPGA  

首款定價(jià)5美金以下的SoC FPGA,安路實(shí)現了哪些突破?

  •   今年五月,上海安路信息科技有限公司(以下簡(jiǎn)稱(chēng)“安路科技”) 完成了C輪融資,由“華大半導體有限公司”戰略領(lǐng)投,“上??萍紕?chuàng )業(yè)投資有限公司”跟投。該輪融資使安路科技搭上“國家隊”的快車(chē),將保障安路技術(shù)團隊能夠在充足資金的支持下,加速中高端FPGA產(chǎn)品研發(fā)、市場(chǎng)拓展以及團隊擴充。與此同時(shí),該輪融資也將加快國產(chǎn)FPGA對于國外進(jìn)口FPGA的替換和升級。   在“國家隊”加持下,安路科技研
  • 關(guān)鍵字: FPGA  SoC   

用FPGA芯片實(shí)現高速異步FIFO的一種方法

  • 用FPGA芯片實(shí)現高速異步FIFO的一種方法-現代集成電路芯片中,隨著(zhù)設計規模的不斷擴大。一個(gè)系統中往往含有數個(gè)時(shí)鐘。多時(shí)鐘帶來(lái)的一個(gè)問(wèn)題就是,如何設計異步時(shí)鐘之間的接口電路。異步 FIFO(First In First Out)是解決這個(gè)問(wèn)題的一種簡(jiǎn)便、快捷的解決方案。
  • 關(guān)鍵字: FPGA  異步FIFO  

FPGA助力智能化人群監控系統

  • FPGA助力智能化人群監控系統-人群的監控與監測已經(jīng)成為當前的一個(gè)重要領(lǐng)域。政府和安全部門(mén)都已經(jīng)開(kāi)始尋求在公共場(chǎng)所智能監測人群的更先進(jìn)的方式,從而避免在來(lái)不及采取行動(dòng)之前檢測到任何異?;顒?dòng)。但是在有效達成這一目的之前還需要克服一些障礙。例如,如果需要一天 24 小時(shí)同時(shí)監測整個(gè)城市里所有可能的人群活動(dòng),僅靠全人工監測是不可能的,尤其在安裝有數千部 CCTV 攝像頭的情況下更是如此。
  • 關(guān)鍵字: FPGA  

盤(pán)點(diǎn)2017年半導體產(chǎn)業(yè)態(tài)勢:競爭加劇,中國力量崛起

  •   從主要半導體公司公布的第三季度財報預期來(lái)看,2017年無(wú)疑將成為豐收的一年,各分析機構也紛紛上調增長(cháng)預期,普遍認為2017年全球半導體產(chǎn)業(yè)增長(cháng)率至少在15%以上,這將是自2010年以后最好的年景。“全球半導體產(chǎn)業(yè)競爭加劇,中國半導體產(chǎn)業(yè)自主可控力量正在崛起。”中國半導體行業(yè)協(xié)會(huì )信息部主任任振川在IC China新聞發(fā)布會(huì )發(fā)言中指出,“我們希望通過(guò)年度盛會(huì )IC China能推進(jìn)中國半導體自主可控的崛起,以及加強與國際市場(chǎng)的開(kāi)放融合。”   宏觀(guān)2017年
  • 關(guān)鍵字: FPGA  物聯(lián)網(wǎng)  

基于A(yíng)RM和FPGA的嵌入式數控系統設計

  • 基于A(yíng)RM和FPGA的嵌入式數控系統設計-本文提出一種基于A(yíng)RM和FPGA的嵌入式數控系統設計方案。該系統將ARM運行速度快、計算精度高的優(yōu)點(diǎn)和FPGA內部邏輯的在線(xiàn)可重構性等特點(diǎn)相結合,提高了資源利用率和實(shí)時(shí)性,增強了數控系統的靈活性。
  • 關(guān)鍵字: ARM  FPGA  嵌入式  數控系統  

正規和臨時(shí)版本控制的EDA工具之間有何差異?

  • 正規和臨時(shí)版本控制的EDA工具之間有何差異?-對于任何一位電子工程師來(lái)說(shuō),版本控制都是一個(gè)強大的工具。Aberdeen Group在2011年的研究結果即是很好的證明。研究表明,61%的一流公司(或者行業(yè)中前20%的領(lǐng)先企業(yè))使用版本控制來(lái)管理PCB上的每個(gè)數據元素,這個(gè)數字比其他競爭對手高出2.5倍。
  • 關(guān)鍵字: EDA  Altium  PCB  FPGA  嵌入式軟件  

FPGA工程師:如何在FPGA中實(shí)現狀態(tài)機?

  • FPGA工程師:如何在FPGA中實(shí)現狀態(tài)機?-安全高效的狀態(tài)機設計對于任何使用FPGA的工程師而言都是一項重要技能。選擇Moore狀態(tài)機、Mealy狀態(tài)機還是混合機取決于整個(gè)系統的需求。無(wú)論選擇哪種類(lèi)型的狀態(tài)機,充分掌握實(shí)現方案所需的工具和技巧,將確保您實(shí)現最佳解決方案。本文主要介紹如何在FPGA中實(shí)現狀態(tài)機
  • 關(guān)鍵字: FPGA  狀態(tài)機  通信協(xié)議  控制器  FPGA教程  

如何利用嵌入式儀器調試SoC?

  • 如何利用嵌入式儀器調試SoC?-隨著(zhù)系統級芯片(SoC)的復雜度不斷提高,軟、硬件開(kāi)發(fā)融合所帶來(lái)的挑戰已經(jīng)不可小覷。這些功能強大的系統現在由復雜的軟件、固件、嵌入式處理器、GPU、存儲控制器和其它高速外
  • 關(guān)鍵字: FPGA  SoC  嵌入式  

基于DS89C450的Xilinx PROM在系統編程設計

  • 基于DS89C450的Xilinx PROM在系統編程設計-基于查找表技術(shù)的FPGA在應用時(shí)需要外置一個(gè)非易失性存儲器來(lái)存儲配置數據。如何方便靈活地對一個(gè)系統中多片FPGA的配置數據進(jìn)行升級是本文討論的問(wèn)題
  • 關(guān)鍵字: DS89C450  Xilinx  

單目攝像頭和FPGA的ADAS產(chǎn)品原型系統

  • 單目攝像頭和FPGA的ADAS產(chǎn)品原型系統-該原型由英特爾和地平線(xiàn)聯(lián)合開(kāi)發(fā)完成,基于地平線(xiàn)最新設計的一款低功耗深度神經(jīng)網(wǎng)絡(luò )處理器架構IP。分工上,英特爾提供了FPGA硬件平臺,地平線(xiàn)提供了實(shí)現在FPGA上的深度神經(jīng)處理器架構,
  • 關(guān)鍵字: 單目攝像頭  FPGA  ADAS  
共6799條 48/454 |‹ « 46 47 48 49 50 51 52 53 54 55 » ›|

xilinx fpga介紹

  Xilinx FPGA   Xilinx FPGA主要分為兩大類(lèi),一種側重低成本應用,容量中等,性能可以滿(mǎn)足一般的邏輯設計要求,如Spartan系列;還有一種側重于高性能應用,容量大,性能能滿(mǎn)足各類(lèi)高端應用,如Virtex系列,用戶(hù)可以根據自己實(shí)際應用要求進(jìn)行選擇。 在性能可以滿(mǎn)足的情況下,優(yōu)先選擇低成本器件。   Xilinx FPGA可編程邏輯解決方案縮短了電子設備制造商開(kāi)發(fā)產(chǎn)品的時(shí)間 [ 查看詳細 ]

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>