<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > FPGA開(kāi)發(fā)外設子板模塊電路設計詳解 —電路圖天天讀(161)

FPGA開(kāi)發(fā)外設子板模塊電路設計詳解 —電路圖天天讀(161)

作者: 時(shí)間:2017-10-28 來(lái)源:網(wǎng)絡(luò ) 收藏

  (Field-Programmable Gate Array),即現場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、CPLD等可編程器件的基礎上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數有限的缺點(diǎn)。的開(kāi)發(fā)相對于傳統PC、單片機的開(kāi)發(fā)有很大不同。以并行運算為主,以硬件描述語(yǔ)言來(lái)實(shí)現;相比于PC或單片機(無(wú)論是馮諾依曼結構還是哈佛結構)的順序操作有很大區別,也造成了FPGA開(kāi)發(fā)入門(mén)較難。目前國內有專(zhuān)業(yè)的FPGA外協(xié)開(kāi)發(fā)廠(chǎng)家,開(kāi)發(fā)展基本電路如下:

本文引用地址:http://dyxdggzs.com/article/201710/369138.htm

  蜂鳴器電路如圖3.47所示。FM信號由FPGA的I/O口控制。當FM為高電平時(shí),Q1的BE導通,則CE導通,蜂鳴器的5V和GND形成回路,發(fā)出聲音。當FM為低電平時(shí),Q1的BE斷開(kāi),則CE斷開(kāi),蜂鳴器的5V和GND斷開(kāi),因此沒(méi)有電流流過(guò)蜂鳴器,蜂鳴器便不發(fā)聲。在后面的實(shí)驗中,我們可以使用PWM信號,即以固定的時(shí)高時(shí)低的電平控制Q1的導通與否,然后達到蜂鳴器的時(shí)斷時(shí)開(kāi),人耳聽(tīng)到的便是不同頻率的聲響。

  

  圖3.47 蜂鳴器

  8個(gè)LED指示燈的電路如圖3.48所示,他們公共端接電源3.3V,另一端連接FPGA的I/O口。若輸出高電平,LED熄滅;若輸出低電平,則LED點(diǎn)亮。這8個(gè)LED的接口是與數碼管的段選信號復用的。

  

  圖3.48 8個(gè)LED指示燈電路

  3位的撥碼開(kāi)關(guān)電路如圖3.49所示。

  

  圖3.49 撥碼開(kāi)關(guān)電路

  如圖3.50,我們可以對照實(shí)物,默認3個(gè)撥碼開(kāi)關(guān)應該都是撥向左側(即1、2、3標記側),在電路圖上就是VCC3.3上拉一側。就是說(shuō),默認情況下,3個(gè)連接FPGA的I/O口的信號SW_MODE1、SW_MODE2、SW_MODE3均為高電平。若撥碼開(kāi)關(guān)被撥到右側(即標記ON側),則采集到的輸入就是低電平了。

  

  圖3.50 撥碼開(kāi)關(guān)實(shí)物照片

  數碼管電路如圖3.51所示。SEG_CS0、SEG_CS1、SEG_CS2、SEG_CS3這4個(gè)信號對應控制數碼管4位顯示的片選信號,低電平有效,若4個(gè)片選信號都為0,則4位數碼管都能點(diǎn)亮顯示。LED0-7則也被復用為數碼管的段選信號,控制一個(gè)數碼管的對應段LED的亮滅狀態(tài),這一組信號對于4位的數碼管是共用的。在實(shí)際控制時(shí),我們一般會(huì )分時(shí)點(diǎn)亮需要顯示的各個(gè)位數碼管,只要時(shí)間控制得合理,人眼是很容易被“蒙騙”的,我們很容易就能看到4個(gè)不同的數字顯示在數碼管上。

  

  圖3.51 數碼管

  A/D芯片的電路如圖3.52所示。它通過(guò)一個(gè)單向(從A/D芯片到FPGA)數據傳輸的SPI接口與FPGA相連。FPGA通過(guò)這組SPI接口讀取當前模擬電壓值。為了得到不同的模擬電壓值,我們的板子在A(yíng)/D芯片的模擬輸入端設置了一個(gè)3.3V的分壓電阻,當跳線(xiàn)帽連接了P3的1-2引腳時(shí),調節可變電阻R24的阻值便能改變當前A/D采樣的數據。跳線(xiàn)帽若連接P3的2-3引腳,則AD芯片的輸入模擬電壓來(lái)自于D/A芯片的當前輸出。

  

  圖3.52 A/D芯片

  D/A轉換電路如圖3.53所示。這個(gè)D/A芯片通過(guò)I2C接口與FPGA連接,FPGA通過(guò)這組I2C接口輸出數據,相應D/A芯片的VOUT輸出模擬電壓值。若跳線(xiàn)帽連接P2的1-2引腳,則不同的模擬電壓值輸出驅動(dòng)D9指示燈呈現不同的亮度。

  

  圖3.53 D/A芯片驅動(dòng)電路

  FPGA(現場(chǎng)可編程邏輯器件)產(chǎn)品的應用領(lǐng)域已經(jīng)從原來(lái)的通信擴展到消費電子、汽車(chē)電子、工業(yè)控制、測試測量等廣泛的領(lǐng)域。而應用的變化也使FPGA產(chǎn)品近幾年的演進(jìn)趨勢越來(lái)越明顯:一方面,FPGA供應商致力于采用當前最先進(jìn)的工藝來(lái)提升產(chǎn)品的性能,降低產(chǎn)品的成本;另一方面,越來(lái)越多的通用IP(知識產(chǎn)權)或客戶(hù)定制IP被引入 FPGA中,以滿(mǎn)足客戶(hù)產(chǎn)品快速上市的要求。此外,FPGA企業(yè)都在大力降低產(chǎn)品的功耗,滿(mǎn)足業(yè)界越來(lái)越苛刻的低功耗需求。

  更多資料集錦,詳情請進(jìn)入》》》



評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>