<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> xilinx fpga

基于A(yíng)RM Cortex-M3的SoC系統設計

  • 本項目實(shí)現了一種基于CM3內核的SoC,并且利用該SoC實(shí)現網(wǎng)絡(luò )數據獲取、溫度傳感器數據獲取及數據顯示等功能。在Keil上進(jìn)行軟件開(kāi)發(fā),通過(guò)ST-LINK/V2調試器進(jìn)行調試,調試過(guò)程系統運行正常。在Quartus-II上進(jìn)行Verilog HDL的硬件開(kāi)發(fā)設計,并進(jìn)行IP核的集成,最后將生成的二進(jìn)制文件下載到FPGA開(kāi)發(fā)平臺。該系統使用AHB總線(xiàn)將CM3內核與片內存儲器和GPIO進(jìn)行連接,使用APB總線(xiàn)連接UART、定時(shí)器、看門(mén)狗等外設。
  • 關(guān)鍵字: FPGA  IP核  Cortex-M3  SoC  201902  

基于PGL22G的物聯(lián)網(wǎng)Sensor HUB設計

  • 基于紫光同創(chuàng )PGL22G型號FPGA芯片,進(jìn)行OpenMIPS軟核的移植,使之成為MCU,在軟核中通過(guò)Wishbone總線(xiàn)進(jìn)行互聯(lián)。隨后,基于OpenMIPS架構進(jìn)行μC/OS系統的移植,在μC/OS系統下通過(guò)GPIO口進(jìn)行數據采集,并將采集到的存儲至EEPROM中,可通過(guò)電腦查詢(xún)EEPROM存儲的數據。通過(guò)相應的通信模塊進(jìn)行傳感器數據的發(fā)送。發(fā)送的數據可以在相應微信公眾號中實(shí)時(shí)查看。
  • 關(guān)鍵字: FPGA  OpenMIPS軟核  UC/OS II  移植  201902  

ASIC開(kāi)發(fā)流程一覽,全是干貨

  •   最近收拾書(shū)架,翻出一張多年以前的ASIC項目開(kāi)發(fā)流程圖,一起回顧一下。典型的瀑布式開(kāi)發(fā)流程:    以算法設計為主導  算法C代碼手工轉換為RTL  RTL與算法C代碼生成的測試向量對比進(jìn)行驗證  依賴(lài)FPGA做大量實(shí)時(shí)、現場(chǎng)測試  適合通信信號處理,音視頻處理產(chǎn)品  1. 算法預研  確定了產(chǎn)品方向之后,算法工程師開(kāi)始進(jìn)行調研?! ∫獙W(xué)習研究行業(yè)內最新的研究成果、論文,提出創(chuàng )造性的方法來(lái)獲得最好的性能。要使用真實(shí)的測試數據和仿真結果進(jìn)行評估。最終交付為算法描述的C語(yǔ)言源碼?! ∷惴ㄕ{研結束后需要進(jìn)行
  • 關(guān)鍵字: ASIC  FPGA   

設計一塊FPGA電路板時(shí)應注意的點(diǎn)

  •   如果你在采用FPGA的電路板設計方面的經(jīng)驗很有限或根本沒(méi)有,那么在新的項目中使用FPGA的前景就十分堪憂(yōu)——特別是如果FPGA是一個(gè)有1000個(gè)引腳的大塊頭。繼續閱讀本文將有助于你的FPGA選型和設計過(guò)程,并且有助于你規避許多難題?! ∵x取一家供應商  你面臨的第一個(gè)問(wèn)題當然是供應商和器件的選擇。通常供應商決策傾向于你以前接觸最多的那家——如果你是一位FPGA初學(xué)者當然另當別論了?;蛟S這個(gè)決策早已由設計內部邏輯的工程師(也許就是你)依據熟悉的供應商或第三方IP及其成本完成了?! 」痰能浖ぞ咭矔?huì )影
  • 關(guān)鍵字: FPGA  電路板  

一文教會(huì )你快速選型FPGA芯片

  •   如果你在采用FPGA的電路板設計方面的經(jīng)驗很有限或根本沒(méi)有,那么在新的項目中使用FPGA的前景就十分堪憂(yōu)——特別是如果FPGA是一個(gè)有1000個(gè)引腳的大塊頭。繼續閱讀本文將有助于你的FPGA選型和設計過(guò)程,并且有助于你規避許多難題?! ∵x取一家供應商  你面臨的第一個(gè)問(wèn)題當然是供應商和器件的選擇。通常供應商決策傾向于你以前接觸最多的那家——如果你是一位FPGA初學(xué)者當然另當別論了?;蛟S這個(gè)決策早已由設計內部邏輯的工程師(也許就是你)依據熟悉的供應商或第三方IP及其成本完成了?! 」痰能浖ぞ咭矔?huì )影
  • 關(guān)鍵字: FPGA  

基于FPGA的橢圓曲線(xiàn)加密設計

  •   摘 要: 橢圓曲線(xiàn)加密是一種目前已知的所有公鑰密碼體制中能夠提供最高比特強度的一種公鑰體制。在FPGA實(shí)現橢圓曲線(xiàn)加密系統時(shí),基于GF(2)的多項式有限域中的乘法、求逆運算是其中的兩大難點(diǎn)。本文提供了一種橢圓曲線(xiàn)加密的FPGA實(shí)現的結構,著(zhù)重討論了基于GF(2)的多項式有限域中的乘法、求逆運算的實(shí)現,并與軟件實(shí)現的性能進(jìn)行了比較?! 〖用艿陌踩浴 臄嫡摰慕嵌葋?lái)說(shuō),任何公鑰密碼系統都建立在一個(gè)NP(無(wú)法處理的問(wèn)題)的基礎上,即對于特定的問(wèn)題,沒(méi)有辦法找到一個(gè)多項式時(shí)間算法求解該問(wèn)題。一般求解此類(lèi)
  • 關(guān)鍵字: FPGA  ASIC  

Xilinx助力百度大腦加速AI終端應用

  •   自適應和智能計算的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc.,(NASDAQ: XLNX))今天宣布,百度最新推出的EdgeBoard 終端加速計算方案選用了賽靈思技術(shù)。EdgeBoard 是百度打造的基于賽靈思技術(shù)的從訂制化需求到終端計算加速的一站式解決方案,支持企業(yè)輕松開(kāi)發(fā)出高性能的AI硬件。開(kāi)發(fā)者可以直接采用百度已經(jīng)完全配置好的方案馬上上手,也可以作為百度大腦 AI 硬件平臺計劃的一部分進(jìn)行配置和定制。百度大腦AI硬件平臺計劃旨在為行業(yè)提供業(yè)經(jīng)驗證的市場(chǎng)特定技術(shù),使開(kāi)發(fā)者可
  • 關(guān)鍵字: Xilinx  MPSoC   百度大腦  

MINIEYE聯(lián)合Xilinx推出一站式ADAS感知解決方案

  •   專(zhuān)注于研發(fā)自動(dòng)駕駛感知系統的 MINIEYE,在 2019 年 CES 上正式對外宣布,與自適應和智能計算的全球領(lǐng)先企業(yè)賽靈思公司就攜手開(kāi)發(fā)一站式ADAS感知解決方案 (Turnkey Sensing Solution)達成技術(shù)合作。雙方將通過(guò)把MINIEYE的IP運行在賽靈思Zynq?-7000 SoC 和Zynq? UltraScale+? 車(chē)級MPSoC平臺上的形式,共同滿(mǎn)足全球 L0-L3 級自動(dòng)駕駛需求?! 「鶕﨧INIEYE 創(chuàng )始人及 CEO 劉國清博士的介紹,通過(guò)將MINIE
  • 關(guān)鍵字: Xilinx  ADAS  

Xilinx與采埃孚宣布就 AI 創(chuàng )新與無(wú)人駕駛開(kāi)展戰略合作

  •   自適應和智能計算的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc.,(NASDAQ: XLNX))與汽車(chē)動(dòng)力傳動(dòng)系統與底盤(pán)技術(shù)以及主動(dòng)與被動(dòng)安全技術(shù)領(lǐng)域的全球領(lǐng)導者及一級汽車(chē)供應商采埃孚股份公司 (ZF) 今天聯(lián)合宣布開(kāi)展一項全新戰略合作,賽靈思將通過(guò)為 ZF 高度先進(jìn)的人工智能 (AI) 汽車(chē)控制單元 ZF ProAI 提供支持,加速促成無(wú)人駕駛應用落地?! F 正在使用賽靈思 Zynq? UltraScale+?MPSoC 平臺處理實(shí)時(shí)數據匯總、預處理和分配,同時(shí)也為其 AI 全新電
  • 關(guān)鍵字: Xilinx  FPGA  

Microsemi PolarFire FPGA在貿澤電子開(kāi)售

  •   專(zhuān)注于引入新品的全球電子元器件授權分銷(xiāo)商貿澤電子 (Mouser Electronics) 即日起備貨 Microsemi的PolarFire?現場(chǎng)可編程門(mén)陣列 (FPGA)。此款基于閃存的中密度PolarFire FPGA提供300K的邏輯元件,相比基于SRAM 的FPGA來(lái)說(shuō),耗電量最高可降低50%。該器件提供出眾的安全性、單粒子翻轉 (SEU) 免疫結構和串行器/解串器 (SerDes) 性能,適用于通信、國防、航空、工業(yè)自動(dòng)化和物聯(lián)網(wǎng) (IoT) 等市場(chǎng)的各種應用?! ≠Q澤電子供應
  • 關(guān)鍵字: Microsemi  FPGA  

深度學(xué)習首選GPU還是FPGA?

  •   人工智能  人工智能(Artificial Intelligence),英文縮寫(xiě)為AI。它是研究、開(kāi)發(fā)用于模擬、延伸和擴展人的智能的理論、方法、技術(shù)及應用系統的一門(mén)新的技術(shù)科學(xué)?! ∪斯ぶ悄苁怯嬎銠C科學(xué)的一個(gè)分支,它企圖了解智能的實(shí)質(zhì),并生產(chǎn)出一種新的能以人類(lèi)智能相似的方式做出反應的智能機器,該領(lǐng)域的研究包括機器人、語(yǔ)言識別、圖像識別、自然語(yǔ)言處理和專(zhuān)家系統等。人工智能從誕生以來(lái),理論和技術(shù)日益成熟,應用領(lǐng)域也不斷擴大,可以設想,未來(lái)人工智能帶來(lái)的科技產(chǎn)品,將會(huì )是人類(lèi)智慧的“容器”?! ∪斯ぶ悄芸?/li>
  • 關(guān)鍵字: GPU  FPGA  

英特爾培育FPGA生態(tài),加速智能產(chǎn)業(yè)創(chuàng )新 英特爾FPGA中國創(chuàng )新中心揭幕儀式暨2018 FPGA國際創(chuàng )新峰會(huì )在渝舉行

  • 2018年12月19日,“英特爾FPGA中國創(chuàng )新中心”(簡(jiǎn)稱(chēng):創(chuàng )新中心)今天在重慶舉辦了盛大的揭幕儀式,英特爾主辦的2018 FPGA國際創(chuàng )新峰會(huì )(簡(jiǎn)稱(chēng):創(chuàng )新峰會(huì ))也同期舉行。英特爾與重慶市人民政府及產(chǎn)業(yè)合作伙伴將以全球領(lǐng)先的FPGA創(chuàng )新中心為基地,深度聚集產(chǎn)業(yè)資源,加速以FPGA為核心的全球化科技創(chuàng )新,推進(jìn)相關(guān)產(chǎn)業(yè)落地和培養創(chuàng )新人才,促進(jìn)中國FPGA創(chuàng )新生態(tài)健康蓬勃發(fā)展。
  • 關(guān)鍵字: FPGA  國際創(chuàng )新峰會(huì )  產(chǎn)業(yè)創(chuàng )新  

Xilinx ADAS 解決方案為比亞迪新一代商用及乘用車(chē)保駕護航

  •   自適應和智能計算的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc.,(NASDAQ:XLNX))今天宣布,中國電動(dòng)汽車(chē)制造業(yè)的領(lǐng)軍者比亞迪公司在今年發(fā)布量產(chǎn)的全新一代商用及乘用車(chē)中采用了賽靈思公司 Zynq SoC L0/L1 前置攝像頭高級駕駛員輔助系統 (ADAS) 解決方案,從而成為中國市場(chǎng)首家采用賽靈思 Zynq ADAS 解決方案并量產(chǎn)的中國汽車(chē)制造商。比亞迪的發(fā)布,不僅僅創(chuàng )造了賽靈思 ADAS 解決方案在中國汽車(chē)市場(chǎng)的里程碑,同時(shí)也是對賽靈思 Zynq 和 Zynq MPSoC
  • 關(guān)鍵字: Xilinx  ADAS  

國內存儲芯片迎來(lái)最好的發(fā)展時(shí)機

  • 存儲關(guān)乎安全,基于自主可控的需求才是政策強推的根本原因,而目前我國儲芯片空白,幾乎依賴(lài)進(jìn)口,信息安全形勢嚴峻,因此,我國必須強力推動(dòng)存儲芯片國產(chǎn)化的發(fā)展。
  • 關(guān)鍵字: ASIC  FPGA   

高云半導體設立歐洲辦事處,前Lattice歐洲銷(xiāo)售主管加入高云助力(EMEA)地區業(yè)務(wù)拓展

  •   2018年12月11日,中國廣州,國內領(lǐng)先的現場(chǎng)可編程邏輯器件供應商—廣東高云半導體科技股份有限公司(如下簡(jiǎn)稱(chēng)“高云半導體”)宣布成立歐洲辦事處,將其全球銷(xiāo)售業(yè)務(wù)擴展到歐洲、中東及非洲(EMEA)地區。高云半導體歐洲辦事處總部設在英國,并任命Mike Furnival擔任高云半導體歐洲總經(jīng)理及銷(xiāo)售業(yè)務(wù)主管。此前Mike Furnival在XMOS有限公司擔任全球銷(xiāo)售VP,并曾擔任Lattice歐洲業(yè)務(wù)主管長(cháng)達十余年?!  澳軌驅⒏咴瓢雽w全球銷(xiāo)售網(wǎng)絡(luò )擴展到EMEA地區是公司重要的戰略布局,”高
  • 關(guān)鍵字: 高云半導體  FPGA  
共6758條 27/451 |‹ « 25 26 27 28 29 30 31 32 33 34 » ›|

xilinx fpga介紹

  Xilinx FPGA   Xilinx FPGA主要分為兩大類(lèi),一種側重低成本應用,容量中等,性能可以滿(mǎn)足一般的邏輯設計要求,如Spartan系列;還有一種側重于高性能應用,容量大,性能能滿(mǎn)足各類(lèi)高端應用,如Virtex系列,用戶(hù)可以根據自己實(shí)際應用要求進(jìn)行選擇。 在性能可以滿(mǎn)足的情況下,優(yōu)先選擇低成本器件。   Xilinx FPGA可編程邏輯解決方案縮短了電子設備制造商開(kāi)發(fā)產(chǎn)品的時(shí)間 [ 查看詳細 ]

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>