<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> xilinx fpga

英特爾借助全新10納米英特爾? Agilex? FPGA家族,推動(dòng)打造以數據為中心的世界

  • 最新資訊:英特爾今日宣布推出全新產(chǎn)品家族——英特爾? Agilex? FPGA。全新現場(chǎng)可編程門(mén)陣列 (FPGA) 家族將提供量身定制的解決方案,以解決嵌入式、網(wǎng)絡(luò )和數據中心市場(chǎng)上以數據為中心的獨特業(yè)務(wù)挑戰。英特爾可編程解決方案事業(yè)部高級副總裁 Dan McNamara 表示:“快速解決以數據為中心的問(wèn)題要求采用敏捷、靈活的解決方案,以高效傳輸、存儲和處理數據。英特爾 Agilex FPGA 不僅提供定制的連接性和加速功能,還能面向多種工作負載顯著(zhù)提升性能和降低功耗1,2?!敝匾饬x:客戶(hù)需要出色的解決方
  • 關(guān)鍵字: 英特爾  Agilex FPGA     

基于CPRI協(xié)議的5G基帶數據傳輸技術(shù)的研究與實(shí)現

  • ????? Research and implementation of 5G baseband data transmission technology based on CPRIprotocol袁行猛 1,2 ,陳亮 3 ,徐蘭天 1,2(1.中國電子科技集團公司第四十一研究所,安徽 蚌埠 233010;2.電子信息測試技術(shù)安徽省重點(diǎn)實(shí)驗室,安徽 蚌埠233010;3.安徽省科學(xué)技術(shù)研究院,安徽 合肥 233000)  摘要:5G極高速的傳輸速率導致信
  • 關(guān)鍵字: 201904  CPRI協(xié)議  FPGA   5G極高速  高速傳輸  

5G網(wǎng)絡(luò )用FPGA加速卡的功能及設計

  • ??? Function and design consideration of acceleration card based on FPGA for 5G’s network  迎九/《電子產(chǎn)品世界》編輯摘要:FPGA可編程加速卡用于“接入和邊緣網(wǎng)絡(luò )”與“核心網(wǎng)絡(luò )”之間的數據處理。在即將到來(lái)的5G時(shí)代,不僅可處理海量數據任務(wù),而且成本增加很少。英特爾公司的FPGA可編程加速卡N3000就是這樣一款產(chǎn)品,本文介紹了其性能定位及設計考量?! £P(guān)鍵詞:5G;FPGA;可編程;加
  • 關(guān)鍵字: 201904  5G  FPGA  可編程  加速卡  

英特爾宣布首款 58Gbps FPGA 收發(fā)器開(kāi)始批量生產(chǎn),支持 400G 以太網(wǎng)部署

  •   本周,光纖通信 (OFC) 大會(huì )在圣迭戈隆重舉行。在此次大會(huì )上,英特爾可編程解決方案事業(yè)部將展示獨步市場(chǎng)的 58Gbps 收發(fā)器技術(shù),其集成在英特爾? Stratix? 10 TX FPGA 上,帶來(lái)了世界首款采用 58Gbps PAM4 收發(fā)器技術(shù)的現場(chǎng)可編程門(mén)陣列 (FPGA),該產(chǎn)品現已開(kāi)始批量生產(chǎn)和發(fā)運,支持 400Gb 以太網(wǎng)部署?!  拔覀兝^續推動(dòng)產(chǎn)品創(chuàng )新和功能開(kāi)發(fā),以提高對網(wǎng)絡(luò )和數據中心應用至關(guān)重要的數據獲取和處理速度,今天的發(fā)布內容正是這種努力的成果,突顯出英特爾 FPGA
  • 關(guān)鍵字: 英特爾  FPGA  

Arm、Cadence、Xilinx聯(lián)合推出基于TSMC 7納米工藝的首款Arm Neoverse系統開(kāi)發(fā)平臺,面向下一代云到邊緣基礎設施

  •   中國上海,2019年3月13日—Arm、Cadence Design Systems, Inc. (NASDAQ: CDNS) 和Xilinx, Inc. (NASDAQ: XLNX)今日宣布,聯(lián)合推出基于全新Armò Neoverse? N1的系統開(kāi)發(fā)平臺,該平臺將面向下一代云到邊緣基礎設施,并已在TSMC(TWSE: 2330, NYSE: TSM) 7納米FinFET工藝上得到全面硅驗證。Neoverse N1 系統開(kāi)發(fā)平臺(SDP)同時(shí)也是業(yè)內第一個(gè)7納米基礎設施開(kāi)發(fā)平臺,可利
  • 關(guān)鍵字: Arm  Cadence  Xilinx  

FPGA電路板設計選型及設計思路分析

  •   如果你在采用FPGA的電路板設計方面的經(jīng)驗很有限或根本沒(méi)有,那么在新的項目中使用FPGA的前景就十分堪憂(yōu)——特別是如果FPGA是一個(gè)有1000個(gè)引腳的大塊頭。繼續閱讀本文將有助于你的FPGA選型和設計過(guò)程,并且有助于你規避許多難題?! ∵x取一家供應商  你面臨的第一個(gè)問(wèn)題當然是供應商和器件的選擇。通常供應商決策傾向于你以前接觸最多的那家——如果你是一位FPGA初學(xué)者當然另當別論了?;蛟S這個(gè)決策早已由設計內部邏輯的工程師(也許就是你)依據熟悉的供應商或第三方IP及其成本完成了?! 」痰能浖ぞ咭矔?huì )影
  • 關(guān)鍵字: FPGA  

5G是FPGA廠(chǎng)商開(kāi)疆拓土之路上的另一“礦藏”

  •   相對于四千億美金的IC市場(chǎng),FPGA占比相當渺小,小到FPGA廠(chǎng)商絞盡腦汁開(kāi)拓盡可能多的應用提高營(yíng)收,終于在物聯(lián)網(wǎng)的成長(cháng)中看到了一絲曙光。當全球的物聯(lián)網(wǎng)設備源源不斷地將數據拋到互聯(lián)網(wǎng)上,數據中心慌了,顯然只憑借CPU進(jìn)行數據處理是一個(gè)無(wú)法完成任務(wù),好在聰明的工程師們想到了為數據中心加速。FPGA就是其中一個(gè)可供選擇的方案,另外一個(gè)是專(zhuān)用ASIC。對比而言,FPGA具有低延遲性、可編程性、低功耗的優(yōu)點(diǎn),正好滿(mǎn)足數據中心的剛需,這樣FPGA在大數據時(shí)代實(shí)現了一次飛躍?! ±^數據中心之后,FPGA還能怎樣擴
  • 關(guān)鍵字: 5G  FPGA  

為5G網(wǎng)絡(luò )減負,英特爾祭出FPGA可編程加速卡N3000

  •   FPGA可編程加速卡(PAC)的一個(gè)重要應用場(chǎng)合是減輕CPU的負擔,把一些原來(lái)要在CPU上運行的工作量轉移到FPGA的加速卡上,可以用于從邊緣/智能設備到云的產(chǎn)品中?! ∪缃?G箭在弦上,“接入和邊緣網(wǎng)絡(luò )”與“核心網(wǎng)絡(luò )”之間面臨海量數據任務(wù),同時(shí)服務(wù)提供商又希望從4G過(guò)渡到5G時(shí)不增加更多的成本,此時(shí),FPGA可編程加速卡再次顯神威?! ≡诓痪们暗摹?019年世界移動(dòng)通信大會(huì ) (MWC)”期間,英特爾推出了英特爾? FPGA可編程加速卡N3000(即:英特爾? FPGA PAC N3000)。其采
  • 關(guān)鍵字: 英特爾  FPGA  N3000  

Microchip推出基于PolarFire? FPGA的解決方案,可實(shí)現功耗最低,體積最小的4K視頻和圖像應用

  •   為了確保系統能夠捕獲和顯示信息及高分辨率圖像,當今的視頻和圖像處理需要開(kāi)發(fā)復雜的計算機算法。由于設計人員需要高性能計算、存儲及連接資源來(lái)實(shí)現細節豐富、生動(dòng)的高分辨率圖像,現場(chǎng)可編程門(mén)陣列(FPGA)可執行數千個(gè)任務(wù),同時(shí)確保數據吞吐量最大化,成為實(shí)現上述目標的最佳平臺。Microchip Technology Inc.(美國微芯科技公司)推出的全新PolarFire? FPGA圖像和視頻解決方案支持高達4K的分辨率,其體積小巧,功耗極低,可廣泛用于各種圖像和視頻應用,相比業(yè)界其他技術(shù)有著(zhù)顯著(zhù)的
  • 關(guān)鍵字: Microchip  FPGA  

基于FPGA的車(chē)牌識別系統

  • 車(chē)牌識別主要包括車(chē)牌定位檢測、字符分割和字符識別三個(gè)部分,現有的車(chē)牌識別系統都依托于類(lèi)似OpenCV這樣的軟件平臺,實(shí)際安裝操作非常麻煩,沒(méi)有一個(gè)專(zhuān)用的處理器來(lái)實(shí)現車(chē)牌識別功能,針對這一現狀,我們設計了基于紫光PGT180H芯片的車(chē)牌識別系統,利用FPGA的靈活性和高速并行的特點(diǎn),實(shí)現了車(chē)牌識別的功能,并在紫光同創(chuàng )開(kāi)發(fā)板上搭建了車(chē)牌識別系統。
  • 關(guān)鍵字: 圖像處理  神經(jīng)網(wǎng)絡(luò )  FPGA  實(shí)時(shí)處理  201903  

英特爾推出下一代加速卡,助力交付 5G 網(wǎng)絡(luò )服務(wù)

  •   最新消息:  值此 2019 年世界移動(dòng)通信大會(huì ) (MWC) 隆重舉辦之日,英特爾推出了英特爾? FPGA 可編程加速卡 N3000(英特爾? FPGA PAC N3000)。此產(chǎn)品專(zhuān)為服務(wù)提供商而設計,可幫助他們?yōu)?5G 下一代核心和虛擬化無(wú)線(xiàn)接入網(wǎng)絡(luò )解決方案提供鼎力支持。英特爾? FPGA PAC N3000 可加速多種虛擬化工作負載,包括 5G 無(wú)線(xiàn)接入網(wǎng)絡(luò )和 5G 核心網(wǎng)絡(luò )應用?!  半S著(zhù)移動(dòng)和電信行業(yè)應對互聯(lián)網(wǎng)協(xié)議流量和 5G 部署的激增,我們推出了英特爾? FPGA PAC N
  • 關(guān)鍵字: 英特爾  5G  FPGA   

Xilinx 的RFSoC上新了,頻段擴至6 GHz,滿(mǎn)足未來(lái)5G需求

  •   2019 年世界移動(dòng)通信大會(huì ) (MWC 2019)開(kāi)幕在即,賽靈思公司(Xilinx)宣布Zynq? UltraScale+? 射頻(RF)片上系統(SoC)產(chǎn)品參加展示,并再添第二和第三代新品, 具有更高射頻(RF)性能及更強可擴展能力?!   FSoC的路線(xiàn)圖  新一代器件2017年2月發(fā)布,2018年量產(chǎn),已在全球多個(gè)市場(chǎng)出貨。此次建立在 Zynq UltraScale + RFSoC 基礎產(chǎn)品系列在多個(gè)市場(chǎng)的成功之上,可支持6 GHz 以下所有頻段,以滿(mǎn)足新一代 5G 部署的關(guān)鍵需求
  • 關(guān)鍵字: Xilinx  RFSoC  5G  

使用高速NOR閃存配置FPGA

  •   NOR閃存已作為FPGA(現場(chǎng)可編程門(mén)列陣)的配置器件被廣泛部署。其為FPGA帶來(lái)的低延遲和高數據吞吐量特性使得FPGA在工業(yè)、通信和汽車(chē)ADAS(高級駕駛輔助系統)等應用中得到廣泛采用。汽車(chē)場(chǎng)景中攝像頭系統的快速啟動(dòng)時(shí)間要求就是很好的一個(gè)例子——車(chē)輛啟動(dòng)后后視圖像在儀表板顯示屏上的顯示速度是最為突出的設計挑戰?! ∩想姾?,FPGA立即加載存儲于NOR器件中的配置比特流。傳輸完成后,FPGA轉換為活動(dòng)(已配置)狀態(tài)。FPGA包括許多配置接口選項,通常包括并行NOR總線(xiàn)和串行外設接口(SPI)總線(xiàn)。支持
  • 關(guān)鍵字: FPGA  NOR  

Xilinx 擴展其革命性的 Zynq UltraScale + RFSoC 系列 為6GHz 以下頻段提供全面支持

  •   自適應和智能計算的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc.,(NASDAQ: XLNX))今天宣布其屢獲殊榮的Zynq? UltraScale+? 射頻(RF)片上系統(SoC)產(chǎn)品系列再添新品,具有更高射頻(RF)性能及更強可擴展能力。新一代器件建立在 Zynq UltraScale + RFSoC 基礎產(chǎn)品系列在多個(gè)市場(chǎng)的成功之上,可支持6GHz 以下所有頻段,從而滿(mǎn)足新一代 5G 部署的關(guān)鍵需求。同時(shí),還可支持針對采樣率高達 5GS/S的14位模數轉換器(ADC)和10
  • 關(guān)鍵字: Xilinx  RFSoC   

Xilinx宣布率先引入 HDMI 2.1 IP 子系統

  •   2019年2月12日,中國,北京 -自適應和智能計算的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc.,(NASDAQ: XLNX))今天宣布,已將完整的 HDMI 2.1 IP 子系統引入其知識產(chǎn)權核(IP核)產(chǎn)品組合中,使得各種搭載賽靈思器件的專(zhuān)業(yè)音視頻設備能夠發(fā)送、接收和處理高達 8K(7680 x 4320 像素)的超高清(UHD)視頻,其中包括攝像頭、流媒體播放器、專(zhuān)業(yè)監視器、LED 幕墻、投影儀和 KVM 切換器,以及為實(shí)現 8K 視頻處理而正在升級的各種廣播級終端設備和基
  • 關(guān)鍵字: Xilinx  HDMI   
共6758條 26/451 |‹ « 24 25 26 27 28 29 30 31 32 33 » ›|

xilinx fpga介紹

  Xilinx FPGA   Xilinx FPGA主要分為兩大類(lèi),一種側重低成本應用,容量中等,性能可以滿(mǎn)足一般的邏輯設計要求,如Spartan系列;還有一種側重于高性能應用,容量大,性能能滿(mǎn)足各類(lèi)高端應用,如Virtex系列,用戶(hù)可以根據自己實(shí)際應用要求進(jìn)行選擇。 在性能可以滿(mǎn)足的情況下,優(yōu)先選擇低成本器件。   Xilinx FPGA可編程邏輯解決方案縮短了電子設備制造商開(kāi)發(fā)產(chǎn)品的時(shí)間 [ 查看詳細 ]

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>