EEPW首頁(yè) >>
主題列表 >>
ucie ip
ucie ip 文章 進(jìn)入ucie ip技術(shù)社區
Inuitive 與 Arteris IP 合作為邊緣設備 提供下一代視覺(jué)處理技術(shù)

- Inuitive? 和業(yè)界領(lǐng)先的提供片上網(wǎng)絡(luò )(NoC)互連和IP部署軟件以加快系統級芯片(SoC)創(chuàng )建的系統IP供應商 Arteris? Inc.今天宣布,Inuitive 已為其下一代計算機視覺(jué)平臺部署了 Arteris FlexNoC? 互連 IP。該技術(shù)解決了連接和時(shí)序收斂的挑戰,可以實(shí)現先進(jìn)的下一代前沿視覺(jué)處理器所需的激進(jìn)性能目標。這些先進(jìn)的 SoC 將擴展多核視覺(jué)處理并增強高質(zhì)量的深度傳感。這些芯片將部署在 3D 深度成像、物體識別和跟蹤,以及其他使用計算機視覺(jué)算法的各種應用中,比如增強現實(shí)、虛
- 關(guān)鍵字: Arteris IP 視覺(jué)處理器
燦芯半導體推出兩項創(chuàng )新技術(shù)用于DDR物理層
- 一站式定制芯片及IP供應商——燦芯半導體日前宣布推出用于高速DDR物理層中的Zero-Latency (零延遲)和True-Adaptive(真自適應)兩項技術(shù)。這兩項技術(shù)已經(jīng)開(kāi)始在12/14 FinFET, 22/28nm的DDR4/LPDDR4,4x高性能物理層IP上進(jìn)行部署,將為客戶(hù)帶來(lái)更高效、更穩定的全新體驗。 Zero-Latency (零延遲) 技術(shù)在讀數據通路上,采用了兩種可選的、獨特的采樣方式進(jìn)行數據轉換,而不像其他DDR物理層供貨商采用FIFO進(jìn)行跨時(shí)鐘域轉換,此技術(shù)將延遲降低
- 關(guān)鍵字: 燦芯 DDR IP
Codasip為RISC-V處理器系列增加Veridify安全啟動(dòng)功能

- 可定制RISC-V處理器知識產(chǎn)權(IP)和處理器設計自動(dòng)化的領(lǐng)導者Codasip日前宣布,Veridify Security公司的抗量子安全工具現在可以通過(guò)安全啟動(dòng)功能支持Codasip的RISC-V處理器。在固件加載到Codasip處理器上時(shí),Veridify的安全算法就會(huì )對其進(jìn)行驗證,以使RISC-V開(kāi)發(fā)人員確信嵌入式系統是安全可用的。Veridify的安全啟動(dòng)功能是基于一種比傳統加密方法運行速度更快的算法;只需要很小的代碼空間和超低功耗,非常適合Codasip的低功耗嵌入式處理器系列。通過(guò)使用Ver
- 關(guān)鍵字: Codasip RISC-V IP
Arm 全面計算解決方案重新定義視覺(jué)體驗 強力賦能移動(dòng)游戲

- 新聞重點(diǎn):· 全新旗艦產(chǎn)品 Immortalis GPU 將顯著(zhù)優(yōu)化安卓游戲體驗,并首次推出基于硬件的光線(xiàn)追蹤功能· 最新 Armv9 CPU 將峰值和效率性能提升至全新水平· 新的 Arm 全面計算解決方案 (Total Compute Solutions) 可滿(mǎn)足各級別的性能、效率和可擴展
- 關(guān)鍵字: arm IP 移動(dòng)游戲
NOVATEK NT98560 監控與AIoT產(chǎn)品方案

- 聯(lián)詠芯片NT98560是一款高度集成的SoC,具有高畫(huà)質(zhì)、低碼率、低功耗,適用于2Mp 至5Mp Edge-IP Camera應用。NT98560集成了ARM Cortex A9 CPU內核、新一代 ISP、H.265/H.264視頻壓縮編解碼器、高性能硬件DLA模塊、圖形引擎、顯示控制器、以太網(wǎng)PHY、USB 2.0 (Host/Device)、音頻編解碼器、RTC和SD/SDIO 3.0提供最佳性?xún)r(jià)比Edge-IP Camera解決方案、可適用于Professional IPCAM、HOME / Co
- 關(guān)鍵字: IP CAM nt98560 aiot ai
全新推出的Codasip Studio Mac版本為RISC-V處理器帶來(lái)更多的差異化設計潛力

- 可定制RISC-V處理器硅知識產(chǎn)權(IP)的領(lǐng)導者Codasip日前宣布,其Codasip Studio平臺現已支持蘋(píng)果公司macOS Monterey(當前macOS的主要版本)。Codasip Studio是一個(gè)處理器設計自動(dòng)化平臺,用于完成Codasip領(lǐng)先的RISC-V處理器IP的定制,使設計人員能夠快速且輕松地定制其處理器設計,以面向特定領(lǐng)域中的應用實(shí)現最高性能。Codasip Studio還可以用于創(chuàng )建Codasip的業(yè)內最佳的RISC-V處理器內核,并幫助設計人員評估微架構的替代方案。應用軟
- 關(guān)鍵字: RISC-V IP
芯原圖像信號處理器IP獲得IEC 61508工業(yè)功能安全認證

- 領(lǐng)先的芯片設計平臺即服務(wù)(Silicon Platform as a Service,SiPaaS?)企業(yè)芯原股份近日宣布其圖像信號處理器IP(ISP IP)ISP8000L-FS V5.0.0作為獨立安全單元(Safety Element out of Context;SEooC),已獲得IEC 61508:2011 SIL 2級工業(yè)功能安全認證。認證證書(shū)由領(lǐng)先的功能安全咨詢(xún)公司ResilTech頒發(fā)。該圖像信號處理器IP此前已通過(guò)ISO 26262 ASIL B認證,是芯原首個(gè)通過(guò)國際工業(yè)及汽車(chē)功能安
- 關(guān)鍵字: 芯原 圖像信號 處理器 IP
業(yè)界首款 英特爾推 Open IP浸沒(méi)式冷卻方案
- 處理器龍頭大廠(chǎng)英特爾中國臺灣分公司19日宣布在臺推出首款Open Intellectual Property(Open IP)數據中心浸沒(méi)式液體冷卻完整方案及參考設計,并且首度授權生態(tài)系合作伙伴使用,協(xié)助朝向減排凈零目標前進(jìn),同時(shí)也呼應英特爾總部RISE企業(yè)策略和2040年溫室氣體凈零排放目標。英特爾19日宣布二項新投資案,創(chuàng )造更具永續性的數據中心技術(shù)解決方案。第一,英特爾公布超過(guò)7億美元的投資計劃,用來(lái)建立一個(gè)占地20萬(wàn)平方英尺、具備最先進(jìn)研究和開(kāi)發(fā)技術(shù)的巨型實(shí)驗室,重心擺在創(chuàng )新數據中心技術(shù),及解決加熱
- 關(guān)鍵字: 英特爾 Open IP 浸沒(méi)式 冷卻方案
優(yōu)勢互補:合肥燦芯科技與合肥工業(yè)大學(xué)微電子學(xué)院“校企聯(lián)合”培養項目正式啟動(dòng)
- 合肥燦芯科技有限公司日前宣布正式啟動(dòng)與合肥工業(yè)大學(xué)微電子學(xué)院的校企聯(lián)合培養工作。校企聯(lián)合培養是高校與企業(yè)之間聯(lián)合培養創(chuàng )新型、實(shí)用型人才的新模式,此次非全日制碩士研究生定向聯(lián)合培養項目,是考生通過(guò)全國研究生入學(xué)統一考試并達到合肥工業(yè)大學(xué)微電子學(xué)院研究生復試條件初試后,可以選擇合肥燦芯科技聯(lián)合培養項目,通過(guò)學(xué)校復試和企業(yè)的面試被錄取后入職合肥燦芯科技并簽訂聯(lián)合培養協(xié)議,之后繼續進(jìn)入合肥工業(yè)大學(xué)微電子學(xué)院進(jìn)行集中學(xué)習,按規定完成學(xué)業(yè)目標后返回公司,同時(shí)可繼續開(kāi)展研究生課題研究和日常研究工作。2022年1月合肥燦
- 關(guān)鍵字: IP 人才
Sondrel為下一代多通道汽車(chē)SoC部署Arteris IP

- Sondrel 和業(yè)界領(lǐng)先的提供片上網(wǎng)絡(luò )(NoC)互連和 IP部署軟件以加快SoC創(chuàng )建的系統級芯片(SoC)系統IP供應商Arteris IP近日宣布, Sondrel 在其下一代先進(jìn)駕駛輔助系統 (ADAS) 架構中采用 FlexNoC 互連 IP。選擇Arteris IP 的片上互連是因為其可配置性和性能。該產(chǎn)品可滿(mǎn)足 SFA 350A 多通道汽車(chē) IP 平臺的要求。FlexNoC 具有設計 NoC的能力,可以匹配 IP 模塊的性能,以確保數據以正確的速度流入、流出和圍繞SoC。它使設計人員能夠在預算
- 關(guān)鍵字: IP NOC
芯和半導體成為首家加入UCIe產(chǎn)業(yè)聯(lián)盟國產(chǎn)EDA企業(yè)

- 國產(chǎn)EDA行業(yè)的領(lǐng)軍企業(yè)芯和半導體近日宣布正式加入UCIe(Universal Chiplet Interconnect Express)產(chǎn)業(yè)聯(lián)盟。芯和半導體早在去年年底已全球首發(fā)了“3DIC先進(jìn)封裝設計分析全流程”EDA平臺,是其成為首家加入UCIe聯(lián)盟的中國本土EDA企業(yè)的關(guān)鍵推動(dòng)力。UCIe產(chǎn)業(yè)聯(lián)盟是一個(gè)由諸多半導體、科技、互聯(lián)網(wǎng)巨頭所建立的組織,由英特爾牽頭,聯(lián)合了臺積電、三星、日月光(ASE)、AMD、ARM、高通、谷歌、Meta(Facebook)、微軟等十家行業(yè)領(lǐng)先公司于今年3月成立,旨在打
- 關(guān)鍵字: 芯和半導體 UCIe 國產(chǎn)EDA
Innolink-國產(chǎn)首個(gè)物理層兼容UCIe標準的Chiplet解決方案

- 2022年3月,芯片制造商英特爾、臺積電、三星聯(lián)合日月光、AMD、ARM、高通、谷歌、微軟、Meta(Facebook)等十家行業(yè)巨頭共同推出了全新的通用芯片互聯(lián)標準——UCle。幾乎與此同時(shí),中國IP和芯片定制及GPU賦能型領(lǐng)軍企業(yè)芯動(dòng)科技宣布率先推出國產(chǎn)自主研發(fā)物理層兼容UCIe標準的IP解決方案-Innolink? Chiplet,這是國內首套跨工藝、跨封裝的Chiplet連接解決方案,且已在先進(jìn)工藝上量產(chǎn)驗證成功!▲ Innolink? Chiplet架構圖隨著(zhù)高性能計算、云服務(wù)、邊緣端、企業(yè)應用
- 關(guān)鍵字: Chiplet 芯動(dòng)科技 UCIe Innolink
芯動(dòng)科技發(fā)布國產(chǎn)首個(gè)物理層兼容UCIe標準的Chiplet解決方案

- 2022年4月,中國一站式IP和芯片定制及GPU賦能型領(lǐng)軍企業(yè)芯動(dòng)科技宣布,率先推出國產(chǎn)自主研發(fā)物理層兼容UCIe標準的IP解決方案——Innolink? Chiplet。
- 關(guān)鍵字: Chiplet 芯動(dòng)科技 UCIe Innolink
Chiplet:豪門(mén)之間的性能競賽新戰場(chǎng)
- 可能很多人已經(jīng)聽(tīng)到過(guò)Chiplet這個(gè)詞,并且也通過(guò)各路大咖的報告和演講對Chiplet有了非常多的了解,甚至很多人將其視為延續“摩爾定律”的新希望。日前,Intel聯(lián)合AMD、Arm、高通、臺積電、三星、日月光、谷歌云、Meta、微軟等行業(yè)巨頭成立Chiplet標準聯(lián)盟,制定了通用Chiplet的高速互聯(lián)標準“Universal Chiplet Interconnect Express”(以下簡(jiǎn)稱(chēng)“UCIe”),旨在共同打造Chiplet互聯(lián)標準、推進(jìn)開(kāi)放生態(tài)。 其實(shí)不管你叫它“芯?!边€是“小
- 關(guān)鍵字: Chiplet UCIe 小芯片
ucie ip介紹
您好,目前還沒(méi)有人創(chuàng )建詞條ucie ip!
歡迎您創(chuàng )建該詞條,闡述對ucie ip的理解,并與今后在此搜索ucie ip的朋友們分享。 創(chuàng )建詞條
歡迎您創(chuàng )建該詞條,闡述對ucie ip的理解,并與今后在此搜索ucie ip的朋友們分享。 創(chuàng )建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
