<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> pld

FPGA:縱向創(chuàng )新與橫向整合引領(lǐng)變革

  • FPGA在先進(jìn)工藝路上的狂飚猛進(jìn)帶來(lái)了如影隨形的挑戰:一方面,進(jìn)入20nm和14nm階段后,不光是FPGA復雜度提升,對其外圍的電源管理等芯片也提出了“與時(shí)俱進(jìn)”的要求。另一方面,隨著(zhù)SoC FPGA和3D IC技術(shù)
  • 關(guān)鍵字: FPGA  創(chuàng )新    FPGA  IP  嵌入式  PLD  CPLD  SoC  數字信號處理  消費電子  FPGA  

PLD的視頻接口的技術(shù)構成與應用設計

  • 從便攜媒體播放器和手機,到視頻游戲控制臺,消費類(lèi)視頻應用的迅速增長(cháng)需要大量不同的接口和適配器,以使用戶(hù)在其電腦和各種娛樂(lè )信息設備間相互傳輸視頻數據。常用的消費類(lèi)視頻接口包括IEEE 1394(火線(xiàn))、USB 2.0、D
  • 關(guān)鍵字: PLD  視頻接口  應用設計  

高性能與低功耗助PLD挑戰消費電子領(lǐng)域

  • 作者:張宇清可編程邏輯器件(PLD)的兩種主要類(lèi)型是現場(chǎng)可編程門(mén)陣列(FPGA)和復雜可編程邏輯器件(CPLD)。根據半導體行業(yè)協(xié)會(huì )提供的數據,PLD現在是半導體行業(yè)中增長(cháng)最快的領(lǐng)域之一,高性能PLD現在已經(jīng)從采用最先進(jìn)的標
  • 關(guān)鍵字: 高性能  低功耗  PLD  

偽隨機序列及PLD實(shí)現在程序和系統加密中的應用

  • 可編程邏輯器件(PLD)經(jīng)歷了PAL、GAL、CPLD 和FPGA幾個(gè)發(fā)展階段。使用PLD具有設計靈活、調試方便、系統可靠性高等眾多優(yōu)點(diǎn),并有利于硬件設計的保護,防止他人對電路的分析、仿照,使其成為科研實(shí)驗、樣機試制和小批量
  • 關(guān)鍵字: PLD    加密    偽隨機序列  

PLD將憑借高效低耗挑戰消費電子領(lǐng)域

  • 可編程邏輯器件(PLD)的兩種主要類(lèi)型是現場(chǎng)可編程門(mén)陣列(FPGA)和復雜可編程邏輯器件(CPLD)。根據半導體行業(yè)協(xié)會(huì )提供的數據,PLD現在是半導體行業(yè)中增長(cháng)最快的領(lǐng)域之一,高性能PLD現在已經(jīng)從采用最先進(jìn)的標準單元技術(shù)制
  • 關(guān)鍵字: PLD  FPGA  CPLD  

東亞LTE設備需求強勁 FPGA喜迎4G商機

  • 東亞地區長(cháng)程演進(jìn)計畫(huà)(LTE)設備需求,驅動(dòng)現場(chǎng)可編程閘陣列(FPGA)業(yè)者營(yíng)收攀升。2014年中國大陸及臺灣陸續啟動(dòng)LTE商轉,帶動(dòng)龐大的LTE設備購置及基礎建設投資潮,深耕通訊領(lǐng)域有成的FPGA業(yè)者也趁著(zhù)這波潮流搭上順風(fēng)
  • 關(guān)鍵字: 4G  LTE  FPGA  IP  嵌入式  PLD  CPLD  

步進(jìn)電機控制,專(zhuān)用ASIC芯片方案與通用芯片方案對比

  • 步進(jìn)電機廣泛應用于對精度要求比較高的運動(dòng)控制系統中。在步進(jìn)電機驅動(dòng)器的關(guān)鍵技術(shù)研究中提到步進(jìn)電機的性能在很大程度上取決于所用的驅動(dòng)器,改善驅動(dòng)器的性能,可以顯著(zhù)地提高步進(jìn)電機的性能,因此研制高性能的步
  • 關(guān)鍵字: 驅動(dòng)器   專(zhuān)用芯片   FPGA   通用芯片   PLD GAL   步進(jìn)電機控制  

微軟計劃以FPGA提升數據中心服務(wù)器效能

  • 微軟計劃以FPGA提升數據中心服務(wù)器效能, 微軟(Microsoft)正探索將現場(chǎng)可編程閘陣列(FPGA)導入其資料中心伺服器的可能性。雖然目前這還只是一個(gè)初步的概念,但它可望緩減目前在網(wǎng)路效能所面臨的挑戰。微軟伺服器工程副總裁Kushagra Vaid在日前舉行的Linley
  • 關(guān)鍵字: 微軟  FPGA  IP  嵌入式  PLD  CPLD  SoC  

羅姆推出FPGA用電源穩壓器及模塊

  • 羅姆推出FPGA用電源穩壓器及模塊, 近年來(lái),電子設備(應用)的多樣化與高性能化以驚人的速度不斷發(fā)展??梢哉f(shuō),這種趨勢使各產(chǎn)品的開(kāi)發(fā)周期縮短,并給半導體技術(shù)帶來(lái)了巨大的發(fā)展空間。在這種背景下,被稱(chēng)為FPGA的LSI為電子設備的開(kāi)發(fā)作出了巨大貢獻,
  • 關(guān)鍵字: FPGA  IP  嵌入式  PLD  CPLD  

基于實(shí)驗系統采用電路可動(dòng)態(tài)重組的設計方案

  • 0 引言“ 數字電路與邏輯設計”、“ 可編程邏輯器件與應用”、“單片機原理與應用”是電子類(lèi)相關(guān)專(zhuān)業(yè)的重要專(zhuān)業(yè)課程,在電工電
  • 關(guān)鍵字: DDS  PLD  單片機  

PLD/FPGA入門(mén),新手必備基礎知識

  •   簡(jiǎn)介:PLD是可編程邏輯器件(Programable Logic Device)的簡(jiǎn)稱(chēng),FPGA是現場(chǎng)可編程門(mén)陣列(Field Programable Gate Array)的簡(jiǎn)稱(chēng),兩者的功能基本相同,只是實(shí)現原理略有不同,所以我們有時(shí)可以忽略這兩者的區別,統稱(chēng)為可編程邏輯器件或PLD/FPGA。 PLD是電子設計領(lǐng)域中最具活力和發(fā)展前途的一項技術(shù),它的影響絲毫不亞于70年代單片機的發(fā)明和使用。   PLD能做什么呢?可以毫不夸張的講,PLD能完成任何數字器件的功能,上至高性能CPU,下至簡(jiǎn)單的74
  • 關(guān)鍵字: PLD  FPGA  

【從零開(kāi)始走進(jìn)FPGA】 基于PLD的矩陣鍵盤(pán)狀態(tài)機控制

  •   講過(guò)了獨立按鍵檢測,理所當然應該講講FPGA中矩陣鍵盤(pán)的應用了。這個(gè)思維和電路在FPGA中有所不同,在此,在此做詳細解釋?zhuān)珺ingo用自己設計的成熟的代碼作為案例,希望對你有用。   一、FPGA矩陣鍵盤(pán)電路圖   在FPGA中的電路,與單片機雷同,如下所示:    ?   在上電默認情況下,L[3:0] =4''b1,因為上拉了3.3V,而默認情況下H.[3:0]為低電平;一旦有某一個(gè)按鍵被按下,便是是的該路電路流向該按鍵的H,是的L檢測不到電流。因此可以通過(guò)對每一行H輸出的
  • 關(guān)鍵字: FPGA  PLD  

亞太地區雄霸ASIC市場(chǎng)

  •   ASIC(專(zhuān)用集成電路),它是按用戶(hù)設計要求,在一個(gè)芯片上實(shí)現特定部分或全部功能的集成電路,具有高性能、高可靠、高保宻、低成本和少量生產(chǎn)的特點(diǎn),因而特別受到軍用和業(yè)界產(chǎn)品實(shí)現差異化的關(guān)注。ASIC屬于定制電路(custom IC)之一,但ASIC本身又分成定制和半定制電路兩類(lèi)。而包括處理器、標準邏輯電路、存儲器和模擬電路等則稱(chēng)通用(標準化)集成電路。   堅信“半導體決定一個(gè)國家盛衰”的日本半導體專(zhuān)家牧本次生博士于1987年提出了“牧本浪潮”理論,即從
  • 關(guān)鍵字: ASIC  PLD  201409  

基于A(yíng)RM+FPGA的大屏幕顯示器控制系統設計

  •   0 前言   隨著(zhù)計算機和半導體技術(shù)的發(fā)展,LED大屏幕顯示系統成為集計算機控制、視頻、光電子、微電子、通信、數字圖像處理技術(shù)為一體的顯示設備。目前LED大屏幕顯示器向更高亮度、更高耐氣候性、更高的發(fā)光均勻性、更大屏幕化、更高的可靠性方向發(fā)展。LED顯示屏產(chǎn)業(yè)正成為我國電子信息產(chǎn)業(yè)的重要組成部分。大屏幕顯示技術(shù)的發(fā)展進(jìn)步,需要處理的數據量大大增加,系統的頻率越來(lái)越高,系統的規模越來(lái)越大,對顯示控制系統的要求不斷提高。以往的LED大屏幕顯示系統用中小規模集成電路實(shí)現,系統體積較大、調試困難、不易修改。
  • 關(guān)鍵字: ARM  FPGA  PLD  

基于可編程邏輯器件的數字電路設計

  •   0 引 言   可編程邏輯器件PLD(Programmable Logic De-vice)是一種數字電路,它可以由用戶(hù)來(lái)進(jìn)行編程和進(jìn)行配置,利用它可以解決不同的邏輯設計問(wèn)題。PLD由基本邏輯門(mén)電路、觸發(fā)器以及內部連接電路構成,利用軟件和硬件(編程器)可以對其進(jìn)行編程,從而實(shí)現特定的邏輯功能??删幊踢壿嬈骷?0世紀70年代初期以來(lái)經(jīng)歷了從 PROM,PLA,PAL,GAL到CPLD和FPGA的發(fā)展過(guò)程,在結構、工藝、集成度、功能、速度和靈活性方面都有很大的改進(jìn)和提高。   隨著(zhù)數字集成電路的不斷
  • 關(guān)鍵字: 可編程邏輯器件  PLD  數字電路  
共150條 2/10 « 1 2 3 4 5 6 7 8 9 10 » ›|

pld介紹

一、概述 PLD(programmable logic device)--可編程邏輯器件:PLD是做為一種通用集成電路生產(chǎn)的,他的邏輯功能按照用戶(hù)對器件編程來(lái)高定。一般的PLD的集成度很高,足以滿(mǎn)足設計一般的數字系統的需要。這樣就可以由設計人員自行編程而把一個(gè)數字系統“集成”在一片PLD上,而不必去請芯片制造廠(chǎng)商設計和制作專(zhuān)用的集成電路芯片了。 二、分類(lèi) 目前和平和使用的P [ 查看詳細 ]
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>