<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> fpga-pwm

衛星導航信號多通道隔離轉換測量顯示系統的設計實(shí)現

  • 設計并實(shí)現了一種BD/GPS衛星導航信號多通道隔離轉換測量顯示系統。該系統將一路輸入的BD/GPS信號通過(guò)功分器轉換為等量的四路隔離輸出信號,經(jīng)FPGA解析后實(shí)時(shí)顯示在電腦屏幕上,為BD/GPS信號的使用提供直觀(guān)的數據基礎。
  • 關(guān)鍵字: BD/GPS  FPGA  功分器  隔離  202107  

一種BiSS協(xié)議的編碼器數據讀取方法

  • 摘要:針對目前BiSS協(xié)議編碼器數據讀取多采用FPGA實(shí)現的實(shí)際情況,文中介紹一種基于XMC4500微控制器的BiSS協(xié)議編碼器數據讀取實(shí)現方案。采用該方案,可將使用BiSS協(xié)議編碼器的伺服系統控制電路常用的DSP+FPGA雙控制器架構方式簡(jiǎn)化為XMC4500單控制器方式,在一定程度上降低了硬件成本和開(kāi)發(fā)難度。用該方案采集BiSS協(xié)議編碼器數據的實(shí)物平臺,使用LabVIEW顯示對讀取的數據,并與電機自帶增量編碼器值進(jìn)行對比,同時(shí)記錄BiSS協(xié)議編碼器實(shí)際數據波形圖,結果表明,該方案具有較高的采樣速率和較好
  • 關(guān)鍵字: 202106  BiSS  XMC4500  DSP  FPGA  LabVIEW  

5G NR小區搜索算法的研究及FPGA實(shí)現

  • 隨著(zhù)移動(dòng)通信的高速發(fā)展,5G NR通信已經(jīng)進(jìn)入我們的日常生活,5G系統對信息傳輸制訂了全新標準,基于5G NR的小區搜索相對于長(cháng)期演進(jìn)(LTE)而言,對同步信號進(jìn)行了重新定義。文章詳細分析了5G NR系統的主輔同步信號(PSS&SSS),對其新增內容進(jìn)行了研究,提出了適用于5G NR系統的小區搜索算法,使用MATLAB軟件對該算法的性能進(jìn)行了仿真分析,最后在FPGA上實(shí)現開(kāi)發(fā)應用。
  • 關(guān)鍵字: 5G NR  FPGA  小區搜索  PSS  SSS  202105  

賽靈思:以更高AI效能功耗比 支持邊緣運算自主

  • 邊緣運算主要包含以下四個(gè)部分,低時(shí)延、AI算力、低功耗以及安全和保密,這四者是邊緣自主非常重要的組成部分,也是邊緣區別于工業(yè)和IoT的一個(gè)主要特點(diǎn),也就是用運算資源來(lái)支持邊緣的自主,使它能夠獨立于云端。 賽靈思Versal AI Edge系列資深產(chǎn)品線(xiàn)經(jīng)理 Rehan Tahir賽靈思Versal AI Edge系列高級產(chǎn)品線(xiàn)經(jīng)理Rehan Tahir指出,當賽靈思在2018年引入Versal ACAP的時(shí)候,首先推出的是Versal Core和Prime系列,用于云端和網(wǎng)絡(luò ),然后推出了Vers
  • 關(guān)鍵字: 賽靈思  FPGA  ADAS  

5G毫米波基帶數據傳輸的研究與實(shí)現

  • 隨著(zhù)通信技術(shù)的快速發(fā)展,5G已經(jīng)正式商用,5G的6G以下波段對傳輸有很高的要求,在6G以上的毫米波段要求的信號帶寬更大,數據傳輸速率更高,高速大帶寬信號要求基帶信號處理的速度將大大增加,對極高速數據流的實(shí)時(shí)處理和解析使測試變得更加困難,本文主要是研究與設計毫米波基帶數據的傳輸與實(shí)現:前端DA的研究與設計、傳輸鏈路的FPGA實(shí)現以及毫米波數據的DSP接收處理過(guò)程,最后把實(shí)現流程成功應用到5G測試儀表之中,驗證了設計的正確性。
  • 關(guān)鍵字: 202104  毫米波  FPGA  基帶數據  DSP  

基于FPGA的數字和模擬信號合成的彩色液晶顯示器

  • 本文介紹了一款智能型高速模擬與數字信號合成的液晶顯示器。該顯示器采用雙FPGA作為主控芯片,利用視頻解碼芯片ADV7180將模擬信號解析為可供液晶屏顯示的RGB信號。
  • 關(guān)鍵字: 202104  FPGA  ADV7180  模擬與數字信號  

賽靈思CEO:為FPGA提供一個(gè)更廣闊的施展舞臺

  • 作為第四任賽靈思的CEO,上任三年多的Victor Peng在交易后首次面對中國的媒體時(shí),除了總結自己上任三年來(lái)的成績(jì)之外,更是重點(diǎn)的回應了對合并后企業(yè)的愿景
  • 關(guān)鍵字: 賽靈思  FPGA  AMD  

簡(jiǎn)述Xilinx FPGA管腳物理約束解析

  • 引言:本文我們簡(jiǎn)單介紹下Xilinx?FPGA管腳物理約束,包括位置(管腳)約束和電氣約束。管腳位置約束: set_property PAKAGE_PIN “管腳編號” [get_ports “端口名稱(chēng)”]管腳電平約束: set_property?IOSTANDARD “電壓” [get_ports “端口名稱(chēng)”]舉例:set_property IOSTANDARD LVCMOS33 [get_ports sys_clk]set_property IOSTANDARD LVCMOS33
  • 關(guān)鍵字: xilinx  fpga  

基于數字集成電路的智能監控與識別追蹤系統*

  • 本設計基于FPGA硬件平臺實(shí)現了對一個(gè)區域場(chǎng)景的入侵檢測與追蹤識別,對檢測到的運動(dòng)物體作出人與動(dòng)物的區分,能夠通過(guò)無(wú)線(xiàn)方式發(fā)送警報,且系統檢測具有較高的魯棒性。本系統以FPGA為核心單元,主要由五個(gè)模塊構成:OV5640攝像頭模塊,DDR3數據儲存模塊、圖像數據處理模塊、蜂鳥(niǎo)E203 RISC-V SoC片上系統。系統整合與調試結果顯示,本設計在FPGA上采用了合適的算法搭建系統,能對視頻圖像中的運動(dòng)目標進(jìn)行實(shí)時(shí)、準確的識別與追蹤。
  • 關(guān)鍵字: Robei  FPGA  動(dòng)態(tài)目標追蹤  實(shí)時(shí)圖像處理  背景差分法  202103  

小尺寸高分辨率的微顯示系統設計及FPGA實(shí)現

  • 尺寸與性能是微顯示系統的重要衡量指標,為了實(shí)現微顯示系統的小尺寸與高性能,通過(guò)對視頻圖像數據的實(shí)時(shí)處理計算,實(shí)現圖像的動(dòng)態(tài)子像素融合,在FPGA上實(shí)現了電路,配合顯示芯片完成視頻圖像顯示。點(diǎn)屏的對比效果顯示,在節省了FPGA中74%存儲資源的同時(shí)提高了顯示芯片接近四倍的顯示分辨率,等效到顯示系統中能減少80%的芯片面積。這種微顯示系統同時(shí)解決了微型化與高分辨率的技術(shù)難關(guān),非常適合應用于微顯示相關(guān)領(lǐng)域。
  • 關(guān)鍵字: 微顯示系統  微顯示芯片  分辨率  子像素融合  FPGA  202103  

Micro-LED顯示光學(xué)性能研究*

  • Micro-LED由于優(yōu)異的顯示特性已經(jīng)成為目前技術(shù)的熱點(diǎn)。由于其為芯片直顯技術(shù),芯片的光學(xué)性能決定了顯示屏幕大部分的光學(xué)性能。Micro-LED燈板的封膠材料厚度對光學(xué)影響大,450 μm膠厚時(shí)比裸晶燈板色溫降低了2 800 K。因Micro-LED顯示為L(cháng)ED芯片直顯發(fā)光,紅光芯片本身發(fā)光角度比藍綠光芯片小,再加上芯片表面封膠后經(jīng)過(guò)一系列的折反射,紅光折射率比藍綠光小,藍綠光出光視角進(jìn)一步放大,導致色溫偏差。
  • 關(guān)鍵字: Micro-LED顯示  色溫  光形圖  202009  PWM  

在可再生能源應用的逆變器設計中使用SPWM發(fā)生器

  • 可再生能源仍然是世界范圍內的大趨勢。隨著(zhù)捕獲風(fēng)能、太陽(yáng)能和其他形式的可再生能源的方法不斷發(fā)展,可再生能源系統的成本和效率對公司和消費者都越來(lái)越有吸引力。實(shí)際上,2016年,全球對可再生能源的資本投資跌到了多年來(lái)最低水平,但是卻創(chuàng )下了一年內可再生能源設備安裝數量最多的記錄。在用于可再生能源系統的組件中,逆變器是一項尤其關(guān)鍵的系統組件。由于大多數可再生能源都是通過(guò)直流電(DC)產(chǎn)生的,因此逆變器在將直流電(DC)轉換為交流電(AC)以有效整合到現有電網(wǎng)中起著(zhù)關(guān)鍵作用。在混合了不同可再生能源的混合動(dòng)力系統和微電
  • 關(guān)鍵字: PWM  AC  DC  MOSFET  SPWM  

氮化鎵晶體管的并聯(lián)配置應用

  • 引言在功率變換器應用中,寬帶隙(WBG)技術(shù)日益成為傳統硅晶體管的替代產(chǎn)品。在某些細分市場(chǎng)的應用場(chǎng)景中,提升效率極限一或兩個(gè)百分點(diǎn)依然關(guān)系重大,變換器功率密度的提高可以提供更多應用優(yōu)勢,在這種情況下采用基于氮化鎵(GaN)晶體管的解決方案意義重大。與傳統硅器件相類(lèi)似,GaN晶體管單位裸片面積同樣受實(shí)際生產(chǎn)工藝限制,單個(gè)器件的電流處理能力存在上限。為了增大輸出功率,并聯(lián)配置晶體管已成為設計工程師可以考慮的選項之一。應用晶體管并聯(lián)技術(shù)在最大限度提升變換器輸出功率的同時(shí),也帶來(lái)了電路設計層面的挑戰。并聯(lián)晶體管的
  • 關(guān)鍵字: PWM  

CXL、CCIX 和 SmartNIC 下的 PCIe 5 將如何影響解決方案加速

  • 與普通的 NIC 不同,SmartNIC 將會(huì )對 PCIe 總線(xiàn)提出更高的要求。CXL 和 CCIX 等第五代 PCIe 和協(xié)議在此背景下應運而生。不久之后,我們將能共享一致性存儲器、高速緩存,并建立多主機點(diǎn)對點(diǎn)連接。 正文:過(guò)去三十年間,基于服務(wù)器的計算歷經(jīng)多次飛躍式發(fā)展。上世紀 90 年代,業(yè)界從單插槽獨立服務(wù)器發(fā)展到服務(wù)器集群。緊接著(zhù)在千禧年,產(chǎn)業(yè)首次看到雙插槽服務(wù)器,再后來(lái),多核處理器也問(wèn)世了。進(jìn)入下一個(gè)十年,GPU 的用途遠遠超出了處理圖形的范疇,我們見(jiàn)證了基于FPGA的加速器卡的興起
  • 關(guān)鍵字: PCIe 5  FPGA  賽靈思  

英特爾發(fā)布首款用于5G、人工智能、云端與邊緣的結構化ASIC

  • 2020年11月18日,在英特爾FPGA技術(shù)大會(huì )上,英特爾發(fā)布了全新可定制解決方案英特爾? eASIC N5X,幫助加速5G、人工智能、云端與邊緣工作負載的應用性能。該可定制解決方案搭載了英特爾? FPGA兼容的硬件處理器系統,是首個(gè)結構化eASIC產(chǎn)品系列。英特爾? eASIC N5X通過(guò)FPGA中的嵌入式硬件處理器幫助客戶(hù)將定制邏輯與設計遷移到結構化ASIC中,帶來(lái)了更低的單位成本,更快的性能和更低的功耗等好處。英特爾? eASIC N5X器件作為具有創(chuàng )新性的新產(chǎn)品,與FPGA相比最高可降低50%的核
  • 關(guān)鍵字: eASIC  英特爾  FPGA    
共7252條 24/484 |‹ « 22 23 24 25 26 27 28 29 30 31 » ›|

fpga-pwm介紹

您好,目前還沒(méi)有人創(chuàng )建詞條fpga-pwm!
歡迎您創(chuàng )建該詞條,闡述對fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>