EEPW首頁(yè) >>
主題列表 >>
fpga ip
fpga ip 文章 進(jìn)入fpga ip技術(shù)社區
在汽車(chē)娛樂(lè )電子中采用FPGA推動(dòng)的參考設計
- 汽車(chē)娛樂(lè )電子推動(dòng)了功能和容量的快速發(fā)展,促使設計人員在性能、成本和靈活性上做出綜合考慮。與其他汽車(chē)電子領(lǐng)域不同,多媒體圖形應用高度可視化,其需求多變,在許多情況下甚至還沒(méi)有建立標準。汽車(chē)設計人員需要一個(gè)能夠提供最靈活、性能最佳而成本可控的解決方案??删幊踢壿?,特別是現場(chǎng)可編程門(mén)陣列(FPGA)便是這樣的解決方案。 在以前,專(zhuān)用集成電路(ASIC)能夠為制造商提供成本效益較好的芯片方案,因此,汽車(chē)圖形應用在半導體方面一般選用ASIC。但是,ASIC開(kāi)發(fā)成本不斷攀升,降低批量?jì)r(jià)格、快速面市的要求以及功能復雜
- 關(guān)鍵字: FPGA 汽車(chē)電子 汽車(chē)電子
原型驗證過(guò)程中的ASIC到FPGA的代碼轉換
- 在對ASIC設計進(jìn)行FPGA原型驗證時(shí),由于物理結構不同,ASIC的代碼必須進(jìn)行一定的轉換后才能作為FPGA的輸入 現代集成電路設計中,芯片的規模和復雜度正呈指數增加。尤其在A(yíng)SIC設計流程中,驗證和調試所花的時(shí)間約占總工期的70%。為了縮短驗證周期,在傳統的仿真驗證的基礎上,涌現了許多新的驗證手段,如斷言驗證、覆蓋率驅動(dòng)的驗證,以及廣泛應用的基于現場(chǎng)可編程器件(FPGA)的原型驗證技術(shù)。 采用FPGA原型技術(shù)驗證ASIC設計,首先需要把ASIC設計轉化為FPGA設計。但ASIC是基于標準單元庫,FP
- 關(guān)鍵字: FPGA 單片機 嵌入式系統
ADPCM語(yǔ)音編解碼電路設計及FPGA實(shí)現
- 近年來(lái),多媒體技術(shù)逐漸深入到人們的生活中。MP3播放器已經(jīng)成為流行的便攜式音頻播放設備,由于MP3編碼算法非常復雜,目前,一部分MP3播放器的錄音功能主要基于A(yíng)DPCM算法和DSP來(lái)實(shí)現。本文闡述了ADPCM語(yǔ)音編解碼VLSI芯片的設計方法以及利用FPGA的硬件實(shí)現。 ADPCM算法及其編解碼器原理 ADPCM(Adaptive Differential Pulse Code Modulation,自適應差分脈沖編碼調制)綜合了APCM的自適應特性和DPCM系統的差分特性,是一種性能較好的波形編碼。它
- 關(guān)鍵字: FPGA 消費電子 消費電子
Actel低功耗的FPGA系列靜態(tài)功耗僅為5µW
- Actel 公司宣布推出業(yè)界最低功耗的現場(chǎng)可編程門(mén)陣列 (FPGA) -- IGLOO™ 系列。這個(gè)以 Flash 為基礎的產(chǎn)品系列的靜態(tài)功耗為5µW,是最接近競爭產(chǎn)品功耗的四分之一;與目前領(lǐng)先的PLD產(chǎn)品比較,更可延長(cháng)便攜式應用的電池壽命達5倍,因而奠定了低功耗的新標準。 由于便攜式產(chǎn)品的生命周期短及市場(chǎng)競爭激烈,設計人員必需不斷增加新的功能和復雜性,但卻不能耗用
- 關(guān)鍵字: Actel FPGA 單片機 靜態(tài)功耗 嵌入式系統 通訊 網(wǎng)絡(luò ) 無(wú)線(xiàn)
泰克推出基于IP及IPTV的視頻監測方案
- MTM400 IP/GigE具有最強大的網(wǎng)絡(luò )連通性和層際關(guān)聯(lián)性, 從而提供更快捷的故障解決方案和更完善的預防監視功能 泰克公司(NYSE:TEK)宣布將為MTM400 MPEG 傳送流監視器添加IP/GigE選件。利用泰克設計的IP/GigE選件,可以幫助網(wǎng)絡(luò )工程師監測千兆比特以太網(wǎng)中傳輸的多路或單路節目傳送流,判斷信號質(zhì)量是否有所劣化并使問(wèn)題很容易地得到解決,從而可以簡(jiǎn)化并增強網(wǎng)絡(luò )監測功能。通過(guò)對IP網(wǎng)絡(luò )中心直至射頻接口的任意網(wǎng)絡(luò )接入點(diǎn)的廣播視頻質(zhì)量監測,廣播電視業(yè)主以及網(wǎng)
- 關(guān)鍵字: IP/GigE MPEG傳送流 測量 測試 多路或單路 節目傳送 千兆比 泰克 以太網(wǎng)
XILINX宣布推出PLANAHEAD 8.2設計套件
- 進(jìn)一步擴展 65-NM VIRTEX-5 FPGA性能優(yōu)勢 新版軟件可提高性能、加快設計收斂速度并提供了更好的信號完整性分析能力 賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX)宣布即日起推出PlanAhead™ 分層設計和分析軟件8.2版。新版軟件支持賽靈思公司最新的Virtex™-5 LX系列65nm FPGA器件。配合賽靈思公司的集成軟件環(huán)境(ISE͐
- 關(guān)鍵字: 65nm FPGA ISE PlanAhead Virtex-5 Xilinx 單片機 嵌入式系統 賽靈思 通訊 網(wǎng)絡(luò ) 無(wú)線(xiàn)
fpga ip介紹
您好,目前還沒(méi)有人創(chuàng )建詞條fpga ip!
歡迎您創(chuàng )建該詞條,闡述對fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。 創(chuàng )建詞條
歡迎您創(chuàng )建該詞條,闡述對fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。 創(chuàng )建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
