<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> cpld/ppga

簡(jiǎn)易USB接口卡的設計和實(shí)現

  •   目前比較常用的方法是在PC機或工控機內安裝ISA或PCI數據采集卡(如A/D卡及422,485卡).但這些數據采集卡存在安裝麻煩,受計算機插槽數量、地址、中斷資源的限制,可擴展性差等缺點(diǎn)特別是在一些電磁干擾較強的工業(yè)現場(chǎng)。隨著(zhù)USB總線(xiàn)的發(fā)展和應用以及USB接口芯片出現,現在USB接口卡應該是一個(gè)即實(shí)用又方便的選擇了。這項設計實(shí)現的是一個(gè)動(dòng)態(tài)采集和存儲系統的計算機通信接口卡,基本上可分為CY7C68013 USB接口芯片、CPLD芯片擴展控制部分、軟件的實(shí)現部分。   一、 整體結構圖  
  • 關(guān)鍵字: USB  接口卡  CPLD  芯片  

基于SPCE061A和CPLD的電動(dòng)自行車(chē)充電系統研制

  •   電動(dòng)車(chē)由于具有無(wú)廢氣污染、無(wú)噪音、輕便美觀(guān)等特點(diǎn),受到眾多使用者的青睞。但使用中也暴露出它的局限性,那就是蓄電池的容量決定了它的使用范圍,而且存在充電時(shí)間長(cháng)的缺點(diǎn)。目前隨著(zhù)電動(dòng)自行車(chē)的發(fā)展,急需解決的問(wèn)題就是如何實(shí)現快速靈活的充電。   隨著(zhù)電子技術(shù)、可編程邏輯器件(FPGA,CPLD)、EDA技術(shù)的飛速發(fā)展,基于硬件編程語(yǔ)言的自上而下(TOP-TO-DOWN)設計方法給數字系統的開(kāi)發(fā)設計帶來(lái)了革命性變革,僅使用單片機來(lái)實(shí)現系統控制的傳統方法正在被越來(lái)越多的以MCU+FPGA/CPLD為核心的最新設
  • 關(guān)鍵字: CPLD  SPCE061A  FPGA  EDA  充電  電動(dòng)自行車(chē)  

基于CPLD的USB下載電纜設計

  •   引 言   隨著(zhù)片上系統(SoC,System on Chip)時(shí)代的到來(lái),包括復雜可編程邏輯器件(CPLD,Complex ProgrammableLogic Devi(e)和現場(chǎng)可編程門(mén)陣列(FPGA,Field Programmable Gate Array)的可編程邏輯器件(具有在系統可再編程的獨特優(yōu)點(diǎn)),應用越來(lái)越廣泛。這給用于可編程邏輯器件編程的下載電纜提出了更高的要求。   本文研究基于IEEEll49.1標準的USB下載接口電路的設計及實(shí)現。針對Altera公司的FPGA器件Cy-
  • 關(guān)鍵字: CPLD  USB  FPGA  下載電纜  SoC  

基于DSP的視頻采集系統設計

  •   0 引言   數字圖象處理技術(shù)在電子通信與信息處理領(lǐng)域得到了廣泛的應用,設計一種功能靈活、使用方便、便于嵌入到系統中的視頻信號采集電路具有重要的實(shí)用意義。   在研究基于DSP的視頻監控系統時(shí),考慮到高速實(shí)時(shí)處理及實(shí)用化兩方面的具體要求,需要開(kāi)發(fā)一種具有高速、高集成度等特點(diǎn)的視頻圖象信號采集系統,為此系統采用專(zhuān)用視頻解碼芯片和復雜可編程邏輯器件(CPLD)構成前端圖象采集部分。設計上采用專(zhuān)用視頻解碼芯片,以CPLD器件作為控制單元和外圍接口,以FIFO為緩存結構,能夠有效地實(shí)現視頻信號的采集與讀取
  • 關(guān)鍵字: DSP  數據采集  視頻采集  CPLD  數字圖象處理  

基于視頻解碼芯片與CPLD的實(shí)時(shí)圖像采集系統

  • 一種基于視頻解碼芯片與CPLD的實(shí)時(shí)圖像采集系統,采用視頻解碼芯片SAA7114H進(jìn)行A/D轉換,在CPLD芯片XC95216的邏輯控制下通過(guò)乒乓緩存技術(shù)進(jìn)行數據存儲。
  • 關(guān)鍵字: CPLD  視頻解碼芯片  實(shí)時(shí)圖像  采集系統    

用單片機和CPLD實(shí)現步進(jìn)電機的控制

  •     步進(jìn)電機是一種將脈沖信號轉換成角位移的伺服執行器件。其特點(diǎn)是結構簡(jiǎn)單、運行可靠、控制方便。       尤其是步距值不受電壓、溫度的變化的影響、誤差不會(huì )長(cháng)期積累,這給實(shí)際的應用帶來(lái)了很大的方便。它廣泛用于消費類(lèi)產(chǎn)品(打印機、照相機)、工業(yè)控制(數控機床、工業(yè)機器人)、醫療器械等機電產(chǎn)品中。            通常的步進(jìn)電機控制方法是采用CPU(PC
  • 關(guān)鍵字: 單片機 CPLD 步進(jìn)電機   

簡(jiǎn)易通用型PCI接口的VHDL-CPLD設計

  •   用CPLD設計所構成的CPI接口系統具有簡(jiǎn)潔、可靠等優(yōu)點(diǎn),是一種行之有效的設計途徑。很多技術(shù)雜志和網(wǎng)站上,都有不少用CPLD設計PCI常規傳輸系統的文章。但用這些方法在MzxPlusII、Fundition等環(huán)境下進(jìn)行模擬仿真時(shí),其產(chǎn)生的時(shí)序往往與PCI規范有很大出入。雖然 Altera 等公司推出PCI核可以直接使用,但這樣的內核占用CPLD資源較多,且能適配的器件種類(lèi)少,同時(shí)價(jià)格也高,在實(shí)際設計應用中有很大的局限性。因此,使用通用型CPLD器件設計簡(jiǎn)易型PCI接口有很大的現實(shí)意義。在Compact
  • 關(guān)鍵字: VHDL-CPLD  

采用視頻方式的點(diǎn)坐標測量方法

  •   摘要:   介紹了一種采用視頻方式的點(diǎn)坐標測量方法。方案設計巧妙,測量方法穩定了可靠、精度高。該方法采用CCD攝像頭拍攝屏幕畫(huà)面獲取光點(diǎn)信號,對攝像頭輸出的視頻信號經(jīng)過(guò)處理后,得到需要的一系列數字信號,然后在CPLD中完成數字邏輯功能,最終得到點(diǎn)的坐標。   測量一幅畫(huà)面中某點(diǎn)的坐標,大多采用人工方法。但在有些工作條件下,這種方法給工作人員帶來(lái)不便。本文介紹一種自動(dòng)測量點(diǎn)坐標的實(shí)現方案。   1 系統總體設計方案   該方案測量對象是光點(diǎn),在實(shí)驗中用紅色激光筆產(chǎn)生,使用加入紅色濾光片的CCD攝
  • 關(guān)鍵字: CPLD  

CPLD在嵌入式系統與CAN總線(xiàn)網(wǎng)絡(luò )通信中的應用

  •   1.引言   可編程邏輯器件PLD(Programmable logic Device)就是由用戶(hù)進(jìn)行編程實(shí)現所需邏輯功能的數字專(zhuān)用集成電路ASIC??删幊踢壿嬈骷诂F代電子工程設計中得到了廣泛應用。它是在PAL,GAL等邏輯器件的基礎上發(fā)展起來(lái)的,具有高密度,高速度,低功耗體系結構和邏輯單元,靈活以及運用范圍寬等特點(diǎn),同時(shí)還具有設計周期短,制造成本低,開(kāi)發(fā)工具先進(jìn),標準產(chǎn)品無(wú)需測試,質(zhì)量穩定及可實(shí)時(shí)布線(xiàn)檢驗等優(yōu)點(diǎn)。   現場(chǎng)總線(xiàn)技術(shù)廣泛應用于工業(yè)和軍用測控局域網(wǎng)中,它可以實(shí)現較遠距離、較快速度的
  • 關(guān)鍵字: CPLD  

基于CPLD的聲發(fā)射信號傳輸系統設計

  •   聲發(fā)射技術(shù)是光纖傳感技術(shù)和聲發(fā)射技術(shù)相結合的產(chǎn)物,是目前聲發(fā)射技術(shù)的發(fā)展趨勢。它將高靈敏度聲發(fā)射傳感器安裝于受力構件表面以形成一定數目的傳感器陣列,實(shí)時(shí)接收和采集來(lái)自于材料缺陷的聲發(fā)射信號,進(jìn)而通過(guò)對這些聲發(fā)射信號的識別、判斷和分析來(lái)對材料損傷缺陷進(jìn)行檢測研究并對構件強度、損傷、壽命等進(jìn)行分析和研究。   在實(shí)際的構件檢測中,現場(chǎng)聲源信號通常是在100~800 khz之間的微弱高頻信號,而且材料損傷檢測、聲發(fā)射源定位往往需要多個(gè)傳感器形成傳感器陣列,而聲發(fā)射信號的數據傳輸系統必須達到640 mbps
  • 關(guān)鍵字: CPLD 信號   

用DSP實(shí)現CPLD多方案現場(chǎng)可編程配置

  •   1 總體描述 ??   系統中的DSP采用TI公司的定點(diǎn)數字信號處理器TMS320C5402。它采用4總線(xiàn)4級流水線(xiàn)的增強型哈佛結構,處理速度為100MIPS;具有片內4K×16位的ROM和16K×16位的DARAM, 2個(gè)多通道緩沖串行口(McBSP),1個(gè)直接存儲控制器(DMA)等片內外圍電路;外部可擴展至1M×16位存儲空間,芯片采用3.3V電源電壓。 ??   TMS320C5402的多通道緩沖串行口(mu
  • 關(guān)鍵字: DSP CPLD  

基于CPLD的超聲相控陣相控發(fā)射與同步系統的實(shí)現

  • 研制的超聲相控陣實(shí)驗系統采用數字方式控制各陣元的超聲發(fā)射延時(shí),能夠得到很高的精度和穩定性。闡明該系統各陣元間的發(fā)射同步這一重要環(huán)節的實(shí)現方法。
  • 關(guān)鍵字: CPLD  超聲相控陣  相控  發(fā)射    

基于CPLD的卷積碼編解碼器的設計

  • 本文闡述了卷積碼編解碼器的基本工作原理,在MAX+PLUS2軟件平臺上,給出了利用復雜可編程邏輯器件設計的(2,1,6)卷積碼編解碼器電路,并進(jìn)行了編譯和波形仿真。
  • 關(guān)鍵字: CPLD  卷積碼  編解碼器    

基于CPLD控制的通用視頻采集模塊

共775條 46/52 |‹ « 43 44 45 46 47 48 49 50 51 52 »
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>