<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> cpld/ppga

基于CPLD的雷達仿真信號設計實(shí)現

  • 引言 隨著(zhù)新一代作戰飛機大量裝備現役,機載雷達設備的維修任務(wù)越來(lái)越繁重,現代化的仿真測試系統成為重要的維修設備。雷達信號的仿真又是測試系統中必不可少的。但采用函數/任意波發(fā)生器組成測試系統,不僅增加系統成本,而且還給系統軟件設計增加不必要的負擔。為此,提出了一種基于CPLD的雷達仿真信號的實(shí)現方案,它能為機載雷達測試系統提供所需的多種典型的重頻脈沖及制導信號。 雷達仿真信號發(fā)生器的結構 雷達仿真信號發(fā)生器主要由輸入輸出控制和產(chǎn)生仿真信號的CPLD芯片兩部分組成。輸入輸出控制信號是利用測試系統的
  • 關(guān)鍵字: CPLD  單片機  仿真信號  嵌入式系統  

基于TMS320VC33-150的聲探測系統設計

  • 引言被動(dòng)聲源探測定位技術(shù)是一種利用聲學(xué)傳聲器陣列和電子裝置接收運動(dòng)目標的輻射噪聲,以確定目標所處位置的技術(shù)。本文正是基于聲探測技術(shù)原理和成熟的微電子技術(shù), 采用TI公司的32位浮點(diǎn)DSP芯片TMS320VC33-150來(lái)實(shí)現聲源目標的探測定位算法,并輔之以ADC、CPLD、單片機等器件來(lái)實(shí)現聲源信號的采集、系統邏輯控制以及通信功能。對于數字電路的邏輯控制功能,本文選用了Altera公司的CPLD芯片EPM7128AETC100-10來(lái)實(shí)現。該芯片功耗低、資源豐富、內部延時(shí)固定,有助于時(shí)序邏輯電路的設計。本
  • 關(guān)鍵字: CPLD  DSP  測量  測試  單片機  嵌入式系統  

CPLD在航空1l5V/400Hz高頻鏈逆變電源中的應用

JTAG口及其對F1aSh的在線(xiàn)編程

  • 本文介紹一種通過(guò)JTAG對Flash進(jìn)行的在線(xiàn)編程方法。
  • 關(guān)鍵字: CPLD    Flash    DSP  

用VHDL語(yǔ)言在CPLD上實(shí)現串行通信

  • 引言 隨著(zhù)EDA技術(shù)得發(fā)展,CPLD已經(jīng)在許多方面得到了廣泛應用,而串行通信是實(shí)現遠程測控的重要手段。本文利用VHDL語(yǔ)言在CPLD上實(shí)現了串行通信,完全可以脫離單片機使用,克服了單片機的許多缺點(diǎn)。 串口結構及內容 本設計所采用的是異步通信方式,可以規定傳輸的一個(gè)數據是10位,其中最低位為啟動(dòng)位(邏輯0低電平),最高位為停止位(邏輯1高電平),中間8位是數據位。為了方便對數據進(jìn)行正確控制,選取發(fā)送(接受)每位數據用4個(gè)時(shí)鐘周期。為了能夠達到串行通信的波特率,例如4800B/s,則需把時(shí)鐘頻率設
  • 關(guān)鍵字: CPLD  VHDL  串行通信  單片機  嵌入式系統  

FPGA設計的四種常用思想與技巧

  • 本文討論的四種常用FPGA/CPLD設計思想與技巧:乒乓操作、串并轉換、流水線(xiàn)操作、數據接口同步化,都是FPGA/CPLD...
  • 關(guān)鍵字: CPLD  ASIC  設計  

基于MCU CPLD變壓器測試系統的設計與實(shí)現

  • 1 引言 BX型信號變壓器,BG型軌道變壓器和ZG型硅整流器作為鐵路信號電器設備的前端,其工作的穩定性、準確性直接關(guān)系到行車(chē)安全,變壓器的可靠檢測是嚴抓質(zhì)量的第一步,對于生產(chǎn)廠(chǎng)家而言,測試流程不允許抽樣,且測試結果應留檔。本套測試系統用來(lái)測試鐵路變壓器的各種要求參數,包括原邊空載電流、次邊空載電壓、次邊帶載電壓電流,變壓器絕緣電阻、原邊電壓頻率,測量結果精度要求3%,測試系統分為上下位機兩大部分,下位機運用智能儀表的設計思想,在MCU和CPLD控制基礎上對各種要求測試參數分別進(jìn)行自動(dòng)測試,上位機上采用
  • 關(guān)鍵字: CPLD  MCU  變壓器  電源技術(shù)  模擬技術(shù)  

東芝新V30T gigabeat數字音頻播放器

  •  Altera公司宣布,東芝公司在其最新的gigabeat®便攜式媒體播放器中選用了MAX® II CPLD系列的無(wú)鉛型號。Altera® MAX II器件幫助東芝設計人員將開(kāi)發(fā)時(shí)間縮短了幾個(gè)月,并及時(shí)推出gigabeat V30T,使其成為首款支持日本單波段(one-segment)電視和無(wú)線(xiàn)廣播服務(wù)的便攜式數字音頻/視頻播放器。    東芝公司數字媒體網(wǎng)絡(luò )子公司移動(dòng)娛樂(lè )產(chǎn)品部開(kāi)發(fā)和設計科首席專(zhuān)家Masatoshi&nb
  • 關(guān)鍵字: Altera  CPLD  gigabeat  II  MAX  V30T  東芝  數字音頻播放器  消費電子  消費電子  

一種基于CPLD的數據采集控制板的設計

  • 針對多種采集信號類(lèi)型,設計了一種采用CPLD實(shí)現信號采集控制、信號處理、通訊及輸出控制等功能的復合數據采集控制板,并分析了其相關(guān)應用性能。
  • 關(guān)鍵字: CPLD  數據采集  控制板    

基于CPLD的異步串行收發(fā)器設計

  • 介紹了基于CPLD的異步串行收發(fā)器的設計方案,著(zhù)重敘述了用混合輸入(包括原理圖和VHDL)實(shí)現該設計的思想,闡述了在系統可編程(ISP)開(kāi)發(fā)軟件的應用方法與設計流程,并給出了VHDL源文件和仿真波形。
  • 關(guān)鍵字: CPLD  異步串行  收發(fā)器    

基于DDS的多功能中頻信號源的設計及其在雷達系統中的應用

  • 摘    要:本文介紹了一種基于DDS 技術(shù)的中頻信號源通用板的設計,詳細論述了該中頻信號板在某雷達系統中的應用,它可以應用于雷達模擬器和雷達干擾機模擬器中,信號的各項指標均能滿(mǎn)足系統的要求。關(guān)鍵詞:DDS;CPLD;正交調制;正交檢波;衰減 引言DDS在相對帶寬、頻率轉換時(shí)間、相位連續性、正交輸出、高分辨力以及集成化等方面都遠遠超過(guò)了傳統頻率合成技術(shù)所能達到的水平,為系統提供了優(yōu)于模擬信號源的性能。利用DDS技術(shù)可以很方便地實(shí)現多種信號。本設計的核心部分正是基于DDS技術(shù)
  • 關(guān)鍵字: CPLD  DDS  衰減  正交調制  正交檢波  

CPLD在合成孔徑雷達目標模擬視頻板設計中的應用

  • 摘  要:本文介紹了一種合成孔徑雷達目標模擬視頻板卡的設計實(shí)例,它采用Altera公司的EMP7128S及MAX+PLUS-II 開(kāi)發(fā)系統實(shí)現。由于采用該器件,簡(jiǎn)化了電路設計,減小了設備體積,同時(shí)也使設備的可靠性和設計的靈活性大大提高。關(guān)鍵詞:合成孔徑雷達;FPGA/CPLD;PCI接口;乒乓結構引言合成孔徑雷達(Synthetic Aperture Radar,簡(jiǎn)稱(chēng)SAR)是以合成孔徑原理和脈沖壓縮技術(shù)為理論基礎,以高速數字處理和精確運動(dòng)補償為前提條件的高分辨率成像雷達。對于合成孔徑雷達成像處
  • 關(guān)鍵字: FPGA/CPLD  PCI接口  合成孔徑雷達  乒乓結構  

基于PCI/CPCI總線(xiàn)的嵌入式實(shí)時(shí)智能通信系統

  • 摘    要:本文描述了一種基于PCI/CPCI總線(xiàn)的嵌入式實(shí)時(shí)智能通訊設備的設計及實(shí)現,充分利用了PCI總線(xiàn)的高效能和嵌入式通訊控制器的強大功能,設計出了一種高速的智能通信設備。關(guān)鍵詞:嵌入式微控制器;CPLD;智能通信模塊;PCI目標設備接口芯片;PCI/CPCI總線(xiàn) 引言在計算機通信領(lǐng)域,串口被廣泛運用。在某些特殊的應用領(lǐng)域,將會(huì )用到特殊的串口通信進(jìn)行數據通信和報文交換。本設計就是針對一些特殊用途的應用,即一些高速系統串口傳輸方式的設計。 嵌入式智能通信系統的實(shí)時(shí)性
  • 關(guān)鍵字: CPLD  PCI/CPCI總線(xiàn)  PCI目標設備接口芯片  嵌入式微控制器  智能通信模塊  模塊  

ADSP-21062與工控機數據交換電路設計

  • 摘    要:本文根據系統需要,在信號處理機和工控機之間使用雙口SRAM,利用ADSP-21062的可編程FLAG引腳控制雙口SRAM的左右端口高位地址,設計了高速數據交換電路。關(guān)鍵詞:PC104;雙口SRAM;數據交換;CPLD ADSP-21062是ADI公司的通用DSP芯片,它具有強大的浮點(diǎn)/定點(diǎn)數據運算能力和很高的處理速度。多片ADSP-21062可以以多種形式方便地聯(lián)結成并行處理器系統,適合進(jìn)行實(shí)時(shí)數據采集和處理。本文利用多片ADSP-21062設計了連續波雷達信
  • 關(guān)鍵字: CPLD  PC104  數據交換  雙口SRAM  存儲器  
共775條 50/52 |‹ « 43 44 45 46 47 48 49 50 51 52 »
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>