<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> cpld/fpga

詳細介紹數字時(shí)鐘管理模塊與嵌入式塊RAM

  • 3.數字時(shí)鐘管理模塊(DCM)業(yè)內大多數FPGA 均提供數字時(shí)鐘管理( 賽靈思公司的全部FPGA 均具有這種特性)。賽靈思公司推出最先進(jìn)的FPGA 提供數字時(shí)鐘管理
  • 關(guān)鍵字: 數字時(shí)鐘  管理  FPGA  

詳解底層內嵌功能單元與軟核、硬核以及固核

  • 6、底層內嵌功能單元內嵌功能模塊主要指DLL(Delay Locked Loop)、PLL(Phase Locked Loop)、DSP 等軟處理核(Soft Core)?,F在越來(lái)越豐富的內嵌功能單元
  • 關(guān)鍵字: 賽靈思  dll  FPGA  

如何設計基于FPGA和USB2.0的高精度數據采集系統?

  • 現代電子偵查技術(shù)要求能夠對外部模擬信號進(jìn)行精確提取和分析,從而對數據采集的精度提出了很高的要求,本文提出了一種以FPGA 作為主控制器的高精度500
  • 關(guān)鍵字: FPGA  USB2.0  高精度  數據采集系統  

FPGA與CPU的關(guān)系

  • 說(shuō)起CPU,大家都已經(jīng)很熟悉了,是“中央處理器”的英文縮寫(xiě),它是用來(lái)“運算”的。而技術(shù)上來(lái)說(shuō),FPGA也由非常多的核組成的,FPGA號稱(chēng)“萬(wàn)能芯片”,那
  • 關(guān)鍵字: FPGA  CPU  

如何基于多DSP互聯(lián)技術(shù)研究頻譜監測儀?

  • 0 引言隨著(zhù)微波技術(shù)的廣泛發(fā)展,空間和地面電磁環(huán)境越來(lái)越復雜,無(wú)線(xiàn)電頻譜資源作為公共資源的一種,需要頻譜管理部門(mén)進(jìn)行有效的分配和監控。特別是在
  • 關(guān)鍵字: DDR2內存卡  頻譜監測儀  FPGA  DSP  

AWS詳述FPGA基本原理和市場(chǎng)發(fā)展

  • 在2016年底一年快要結束的時(shí)候,AWS(亞馬遜網(wǎng)絡(luò )服務(wù))宣布通過(guò)借助云傳輸模型可以采用Xilinx高端FPGA器件了,首次以開(kāi)發(fā)者的角度而不是擴展高層次工具來(lái)
  • 關(guān)鍵字: AWS  FPGA  

幾組實(shí)用FPGA原理設計圖

  • FPGA(Field-Programmable Gate Array),即現場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、CPLD等可編程器件的基礎上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC
  • 關(guān)鍵字: FPGA  

采用FPGA方法的內窺鏡系統解決方案

  • 醫療內窺鏡的市場(chǎng)發(fā)展帶來(lái)了各種挑戰,例如,要求增強功能,更高的精度,更好的處理性能,以及更小的體積等。本文采用基于FPGA 的方法縮短高級醫療內窺
  • 關(guān)鍵字: FPGA  內窺鏡  

關(guān)于FPGA原理圖設計

  • FPGA(Field-Programmable Gate Array),即現場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、CPLD等可編程器件的基礎上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC
  • 關(guān)鍵字: FPGA  

PCB設計中常見(jiàn)的錯誤有哪些?

  •   電子工程師指從事各類(lèi)電子設備和信息系統研究、教學(xué)、產(chǎn)品設計、科技開(kāi)發(fā)、生產(chǎn)和管理等工作的高級工程技術(shù)人才。一般分為硬件工程師和軟件工程師?! ∮布こ處煟褐饕撠熾娐贩治?、設計;并以電腦軟件為工具進(jìn)行PCB設計,待工廠(chǎng)PCB制作完畢并且焊接好電子元件之后進(jìn)行測試、調試;  軟件工程師:主要負責單片機、DSP、ARM、FPGA等嵌入式程序的編寫(xiě)及調試。FPGA程序有時(shí)屬硬件工程師工作范疇?! ∈侨司蜁?huì )犯錯,何況是工程師呢?雖然斗轉星移,工程師們卻經(jīng)常犯同樣的錯誤!下面,就請各位對號入座,看看自己有沒(méi)有中
  • 關(guān)鍵字: PCB  FPGA  

一文讀懂光學(xué)FPGA

  •   基于鍺離子注入的硅波導工藝和激光退火工藝,他們實(shí)現了可擦除的定向耦合器,進(jìn)而實(shí)現了可編程的硅基集成光路,也就是所謂的光學(xué)FPGA?! ∵@篇筆記主要分享硅光芯片的一篇最新進(jìn)展。英國南開(kāi)普敦大學(xué)Reed研究組最近在arXiv貼出了一篇硅光的研究進(jìn)展 arXiv 1807.01656, “Towards an optical FPGA - Programmable silicon photonic circuits“?;阪N離子注入的硅波導工藝和激光退火工藝,他們實(shí)現了可擦除的定向耦合器,進(jìn)而實(shí)現了可編程的
  • 關(guān)鍵字: FPGA  

AI芯片虛假熱,最后還是FPGA的天下?

  • 作為國內最優(yōu)秀的AI芯片公司,深鑒科技被以3億美元的價(jià)格賣(mài)給FPGA巨頭賽靈思,長(cháng)期盈利無(wú)望,賣(mài)身給FPGA廠(chǎng)家肯定是最明智的選擇。
  • 關(guān)鍵字: AI  芯片  FPGA  

交流斬波調壓器中PWM控制的FPGA實(shí)現

  • 本文就是利用EDA開(kāi)發(fā)平臺,實(shí)現基于IGBT器件的交流斬波調壓器中PWM波的控制。這種基于IGBT器件和PWM控制的交流調壓器,相比于傳統的變壓器調壓和可控硅
  • 關(guān)鍵字: 交流斬波調壓器  PWM  FPGA  

一種基于CPLD的DMA控制器IP核設計

  • 但是由于8013硬件結構和指令系統的限制,當需要高速率大批量數據傳送時(shí),數據吞吐速率往往不能滿(mǎn)足設計要求。即使采用提升振蕩器頻率的辦法,結果仍不
  • 關(guān)鍵字: 可編程邏輯器件  CPLD  VHDL語(yǔ)言  DMA控制器  

基于CPLD的測試系統接口設計

  • 介紹了一種用CPLD(復雜可編程邏輯器件)作為核心控制電路的測試系統接口,通過(guò)時(shí)cPLD和竹L電路的比較及cPLD在系統中實(shí)現的強大功能,論述了CPLD在測試系
  • 關(guān)鍵字: EDA  CPLD  測試系統接口  VHDL  
共7025條 37/469 |‹ « 35 36 37 38 39 40 41 42 43 44 » ›|

cpld/fpga介紹

您好,目前還沒(méi)有人創(chuàng )建詞條cpld/fpga!
歡迎您創(chuàng )建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>