<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> asic-to-fpga

賽靈思攜手 Nimbix 與三星提速云應用

  • 現代數據中心成功的要訣是:大規模提供尖端加速計算平臺,從而使世界各地的開(kāi)發(fā)者與解決方案提供商都能被覆蓋到。在過(guò)去十年里,云計算已運用并行計算來(lái)提高性能,這種方法需要將求解過(guò)程分解成多個(gè)并行任務(wù),以充分利用所有計算單元。以GPU 為代表的并行計算加速器,其中含有多達 2,000 個(gè)計算單元。我們不妨將它想象成一個(gè)塞滿(mǎn)小黃人的小型棒球場(chǎng),每個(gè)小黃人代表 100 萬(wàn)個(gè)邏輯門(mén)。一旦出現某個(gè)問(wèn)題不支持所有小黃人同時(shí)并行工作完成求解,諸如 GPU 這樣的并行計算加速器就會(huì )面臨嚴重的性能局限。的確,一些類(lèi)型的問(wèn)題非常適
  • 關(guān)鍵字: FPGA  GPU  

基于LabVIEW FPGA的數據傳輸技術(shù)

  • 代華斌,秦占陽(yáng) (中國科學(xué)院?西安光學(xué)精密機械研究所,陜西?西安?710075)摘? 要:數據傳輸就是依照適當的規程,經(jīng)過(guò)一條或多條鏈路,在數據源和數據宿之間傳送數據的過(guò)程。也表 示借助信道上的信號將數據從一處送往另一處的操作?;贚abVIEW FPGA數據傳輸技術(shù)是基于網(wǎng)絡(luò )傳輸的一 種,它具有TCP傳輸和UDP傳輸兩種方式,為了保證傳輸過(guò)程中不產(chǎn)生數據丟失,本文通過(guò)重新構造數據類(lèi)型 并通過(guò)打包與接包的方式進(jìn)行數據交換,保證了數據在高速采樣條件下的連續性與穩定性,為底層FPGA硬件 向上位機數據交換提供
  • 關(guān)鍵字: 202004  FPGA  abview  TCP/IP  UDP  數據復用  

FPGA及IP在邊緣智能中的機會(huì )

  •   Bob?Siller?(Achronix公司?產(chǎn)品營(yíng)銷(xiāo)總監)  1 FPGA助力智能物聯(lián)網(wǎng)  多種AI應用需要不斷加速,包括:視頻、圖像和語(yǔ)音識別;數據壓縮;加密與解密;自然語(yǔ)言處理;工業(yè)物聯(lián)網(wǎng);汽車(chē)駕駛員輔助系統;低延遲邊緣推理;智能網(wǎng)卡和服務(wù)器加速?! ≡谶@些應用中,我們看到對性能的需求日益增長(cháng),從而產(chǎn)生了許多全新的、創(chuàng )新的系統架構。業(yè)界對硬件加速平臺的需求不斷增加,以釋放CPU周期,從而提供更好的系統總體擁有成本。微軟、谷歌、亞馬遜、蘋(píng)果和特斯拉等終端設備制造商已開(kāi)始為其特定的AI應用工作負載開(kāi)
  • 關(guān)鍵字: 202004  FPGA  智能物聯(lián)網(wǎng)  AI  

用FPGA實(shí)現海量智能互聯(lián)應用

  •   邊立劍?(上海安路信息科技公司?人工智能事業(yè)部?總監)  1 基于FPGA的可編程計算越來(lái)越有用武之地  安路科技一直關(guān)注智能物聯(lián)網(wǎng)的應用,從“智能”和發(fā)展的眼光看待這些海量應用。從高科技產(chǎn)業(yè)過(guò)往的發(fā)展軌跡來(lái)看,幾乎可以斷言,物聯(lián)網(wǎng)的智能終端將會(huì )從簡(jiǎn)單的數據采集功能發(fā)展到智能數據處理,目標識別,智能計算和智能數據分析,壓縮和傳輸。智能網(wǎng)關(guān)、路由也會(huì )變得越來(lái)越強大?! ‘吘?,在終端數據爆炸式發(fā)展的今天,一味依賴(lài)云計算的互聯(lián)網(wǎng)+時(shí)代已經(jīng)過(guò)去,5G和云端服務(wù)器不是萬(wàn)能的,其數據傳輸和處理的能力終究還是有極限
  • 關(guān)鍵字: 202004  安路科技  FPGA  AI算法  

米爾PYNQ開(kāi)發(fā)板來(lái)了

  • PYNQ全稱(chēng)為Python Productivity for Zynq,即在Zynq全可編程ARM&FPGA融合處理架構的基礎上,添加了對Python的支持。
  • 關(guān)鍵字: ADAS  FPGA  

賽靈思發(fā)布史上最強ACAP芯片:7nm、還有PCIe 5.0

  • 2018年10月16日,FPGA大廠(chǎng)賽靈思(Xilinx)在北京的“Xilinx開(kāi)發(fā)者大會(huì ) ”(XDF)上,發(fā)布了全球首款自適應計算加速平臺(ACAP)芯片系列Versal,并發(fā)布了AI Core系列和Prime系列。去年,這兩個(gè)系列產(chǎn)品也已經(jīng)成功推向了市場(chǎng)。今天(3月11日),賽靈思舉行線(xiàn)上發(fā)布會(huì ),正式推出了Versal ACAP產(chǎn)品組合的第三大產(chǎn)品系列—— Versal Premium。賽靈思認為,隨著(zhù)來(lái)自多元化應用和工作負載(比如智能設備、視頻流、物聯(lián)網(wǎng)、企業(yè)等)的數據爆炸性增長(cháng),這也使得核心網(wǎng)正面
  • 關(guān)鍵字: 7nm  FPGA  賽靈思  PCIe 5.0  

如何在數據中心部署深維FPGA+CPU圖像處理解決方案

  • 實(shí)現了技術(shù)方面的突破,那么要如何與生產(chǎn)環(huán)境集成呢?如何在實(shí)際的業(yè)務(wù)體系中實(shí)現對FPGA優(yōu)勢更好的應用?實(shí)際部署是其中最值得探討與研究的方向。對此,深維科技進(jìn)行了一系列的探索與嘗試,形成了以下幾種方案。
  • 關(guān)鍵字: FPGA  OBS  

紫光FPGA戰“疫”!助力口罩機全速生產(chǎn)

  • 2020年初,新冠肺炎疫情的突然爆發(fā),導致市場(chǎng)上的口罩供應嚴重短缺。在國家政策的支持下,大量企業(yè)購置口罩機,轉產(chǎn)口罩生產(chǎn)。巨大的市場(chǎng)需求,加之疫情造成的復工難題,導致口罩機產(chǎn)業(yè)鏈各環(huán)節產(chǎn)能異常短缺,嚴重制約了口罩的及時(shí)供應。為了破解這一難題,紫光國微子公司紫光同創(chuàng )響應政府號召,第一時(shí)間科學(xué)復工,積極配合多家國內知名工業(yè)控制廠(chǎng)商優(yōu)化方案,全力保障客戶(hù)產(chǎn)品穩定供應,以滿(mǎn)足終端口罩機廠(chǎng)商對核心控制系統的迫切需求。
  • 關(guān)鍵字: FPGA  紫光  口罩  

FPGA+CPU助力數據中心實(shí)現圖像處理應用體驗與服務(wù)成本新平衡

  • 圖片逐漸成為互聯(lián)網(wǎng)主要的內容構成,相應的圖片處理需求也在高速成長(cháng),移動(dòng)應用與用戶(hù)生產(chǎn)內容(UGC)正在驅動(dòng)數據中心圖像處理的業(yè)務(wù)負載快速增加。本文深維科技聯(lián)合創(chuàng )始人兼CEO樊平詳細剖析了圖片加速的必要性、當前實(shí)際的圖片解決方案與部署方式以及如何通過(guò)FPGA+CPU異構計算的方案維護用戶(hù)體驗與服務(wù)成本新平衡。
  • 關(guān)鍵字: FPGA  GPU  

諾基亞攜手英特爾,推動(dòng)用于5G新空口和云基礎設施的芯片技術(shù)創(chuàng )新

  • ·   諾基亞交付多種內置英特爾芯片技術(shù)創(chuàng )新的5G AirScale無(wú)線(xiàn)接入解決方案·   諾基亞繼續推進(jìn)其5G芯片策略,拓展ReefShark芯片組的部署范圍,以提高全球5G網(wǎng)絡(luò )的性能并且降低能耗?!?nbsp;  諾基亞和英特爾將繼續合作開(kāi)發(fā)定制ASIC解決方案,用于“由ReefShark驅動(dòng)的”5G無(wú)線(xiàn)產(chǎn)品組合?!?nbsp;  諾基亞將在其AirFrame云數據中心解決方案中采用第二代英特爾?至強?可擴展處理器。諾基亞近日宣布,與英特爾攜
  • 關(guān)鍵字: 無(wú)線(xiàn)接入  ASIC  

MathWorks通過(guò)Universal Verification Methodology (UVM)支持加快FPGA和ASIC驗證速度

  • MathWorks?近日宣布,HDL Verifier?從現已上市的?Release 2019b?開(kāi)始提供對?Universal Verification Methodology (UVM)?的支持。HDL Verifier?能夠讓開(kāi)發(fā) FPGA 和 ASIC 設計的設計驗證工程師直接從 Simulink?模型生成 UVM 組件和測試平臺,并在支持 UVM 的仿真器(比如來(lái)自 Synopsys、Cadence 和 Mentor
  • 關(guān)鍵字: UVM  ASIC  

Vision HDL Toolbox功能增加,適用于高達8k分辨率的幀尺寸和高幀率視頻

  • MathWorks近日宣布,隨著(zhù)?2019b 發(fā)行版的 MATLAB?和?Simulink?產(chǎn)品系列最近上市,Vision HDL Toolbox提供對在 FPGA?上處理高幀率?(HFR)?和高分辨率視頻的原生多像素流處理支持。視頻、圖像處理和 FPGA 設計工程師在處理 240fps 或更高分辨率的 4k?或 8k?視頻時(shí)可以加快權衡表現和實(shí)現的探索和仿真速度。為幫助實(shí)時(shí)處理工業(yè)檢測、醫學(xué)成像以及情報、監控、和偵
  • 關(guān)鍵字: ASIC  視覺(jué)系統  

進(jìn)軍數據中心,FPGA需要做這些轉變

  •   這兩年,賽靈思提出了“數據中心為先”戰略,推出了加速卡,以及ACAP(自適應計算平臺),成立了數據中心事業(yè)部。這家傳統的FPGA、SoC芯片廠(chǎng)商,如何看待數據中心的機會(huì )?面對的挑戰是什么?為此,電子產(chǎn)品世界等媒體訪(fǎng)問(wèn)賽靈思執行副總裁兼數據中心事業(yè)部總經(jīng)理Salil Raje。賽靈思 執行副總裁兼數據中心事業(yè)部總經(jīng)理 Salil Raje1 三個(gè)層面的機會(huì )賽靈思“數據中心為先”戰略包括3個(gè)細分層面:計算,網(wǎng)絡(luò ),存儲。其中最大的市場(chǎng)規模是計算,2025年預計會(huì )達到70~80億美元的總體規模;另外2個(gè)領(lǐng)域,
  • 關(guān)鍵字: FPGA  自適應  加速器  

安路科技:面對新冠肺炎,FPGA能做什么?

  • 2020年伊始,新型冠狀病毒肺炎突然爆發(fā)并迅速蔓延,嚴格的防控措施成了這場(chǎng)戰“疫”的關(guān)鍵。而隨著(zhù)春節后大流量的返程,工廠(chǎng)也陸續開(kāi)工,車(chē)站、機場(chǎng)、工業(yè)園區、廠(chǎng)區、社區的出入口人多復雜,防控難度進(jìn)一步加大。傳統的一對一測溫防控,效率很低,還容易導致人群聚集。通過(guò)紅外熱成像儀,提高測溫的準確性的同時(shí)又能極大提高人群通行量,是急需補充的關(guān)鍵設備。安路科技是中國本土的FPGA供應商,本文給出了一種基于FPGA的實(shí)時(shí)紅外圖像測溫系統的設計方案。系統工作原理:紅外傳感器探測熱量的輻射,并轉換為電信號,該信號由高速ADC
  • 關(guān)鍵字: FPGA  紅外  測溫  

高云半導體參加德國Embedded World 2020展會(huì )并受邀進(jìn)行兩場(chǎng)主題演講

  • 2020年2月12日,中國廣州-全球增長(cháng)最快的FPGA供應商廣東高云半導體科技股份有限公司(以下簡(jiǎn)稱(chēng)“高云半導體”)將于2月25日至27日在德國紐倫堡參加Embedded World 2020(4A展臺362號展位)。 這是高云半導體首次參加Embedded World展會(huì ),此次展會(huì )上,高云半導體將向歐洲市場(chǎng)展示其最新的FPGA技術(shù)以及相關(guān)產(chǎn)品Demo,同時(shí)高云半導體國際營(yíng)銷(xiāo)總監Grant?Jennings還將發(fā)表兩場(chǎng)主題演講,分別是:l? 2月26日,17:00-17:30“如何通過(guò)
  • 關(guān)鍵字: FPGA  展會(huì )  
共6801條 26/454 |‹ « 24 25 26 27 28 29 30 31 32 33 » ›|

asic-to-fpga介紹

您好,目前還沒(méi)有人創(chuàng )建詞條asic-to-fpga!
歡迎您創(chuàng )建該詞條,闡述對asic-to-fpga的理解,并與今后在此搜索asic-to-fpga的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

ASIC-to-FPGA    樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>