<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 基于FPGA實(shí)現的PCI-I2S接口轉換電路

基于FPGA實(shí)現的PCI-I2S接口轉換電路

作者: 時(shí)間:2016-09-12 來(lái)源:網(wǎng)絡(luò ) 收藏

摘要 提出了一種基于實(shí)現的PCI-系統方法。通過(guò)在中將PCI軟核、FIFO以及設計的接口電路等相結合,在上實(shí)現了 PCI、I2C、等多種總線(xiàn),并且結合解碼器實(shí)現了不同采樣頻率語(yǔ)音數據的傳輸以及播放功能。系統充分利用FPGA的片上資源及其可編程特性,減少了硬件電路的復雜度。

本文引用地址:http://dyxdggzs.com/article/201609/303568.htm

關(guān)鍵詞 ;FPGA;;

I2S總線(xiàn)是一種用于音頻設備間傳輸數據的串行總線(xiàn)標準,該總線(xiàn)采用獨立的時(shí)鐘線(xiàn)與數據線(xiàn),避免了時(shí)差誘發(fā)的失真。隨著(zhù)多媒體的廣泛應用,該總線(xiàn)已被應用于越來(lái)越多的數字系統中。

是一種高性能的32/64位局部總線(xiàn),理論最大傳輸速率可達132 Mbit·s-1,可支持多組外設,已經(jīng)被各類(lèi)主流處理器做為總線(xiàn)標注,是目前應用最廣泛的外圍總線(xiàn)。如今大部分處理器并沒(méi)有集成I2S接口,但在嵌入式系統中CPU經(jīng)常使用與外圍設備進(jìn)行交互,故需設計一種PCI—I2S接口轉換電路,從而實(shí)現CPU與外圍音頻設備進(jìn)行通信。目前實(shí)現此種接口轉換電路主要通過(guò)PCI接口芯片與音頻接口芯片等專(zhuān)用集成電路芯片在板級電路進(jìn)行組合從而實(shí)現基于PCI的音頻播放設備。此種電路雖然成熟可靠,但電路設計復雜、靈活性小而且需要占用大量的電路板空間。

隨著(zhù)數字通信技術(shù)的發(fā)展,由于FPGA的靈活性與其較短的開(kāi)發(fā)周期,在接口電路設計中的應用已經(jīng)越來(lái)越廣泛。本文提出一種使用FPGA實(shí)現PIC—I2S 的接口轉換電路,不僅可以避免使用協(xié)議轉換芯片,節省電路板上的空間,而且還大幅加強了系統的靈活性,方便維護升級。

1 系統的硬件設計

音頻播放系統主要由立體聲音頻編解碼器TLN320AIC23B,FPGA器件XC6SLX75以及處理器PowerPC8270組成。系統框圖如圖1所示,CPU將原始音頻數據通過(guò)PCI總線(xiàn)傳至FPGA后以每組數據16 bit的格式串行傳輸至音頻芯片TLV320AIC23B,并由音頻芯片將數字量轉換為模擬音頻信號輸出。FPGA實(shí)現PCI接口功能和對音頻編解碼芯片的配置與數據傳輸功能,其內部主要由PCI協(xié)議接口,I2S協(xié)議接口,I2S配置寄存器,I2C協(xié)議接口以及FIFO存儲器等組成。

a.jpg

TLV320AIC23B在系統中實(shí)現數字音頻信息到音頻模擬量的轉換,在系統上電工作時(shí),首先需要通過(guò)I2C接口配置它的多個(gè)控制寄存器,此后芯片將根據位傳輸時(shí)鐘(Bclk)與左右聲道控制時(shí)鐘(LRCIN),按控制寄存器中配置的方式采集由FPGA發(fā)送來(lái)的音頻數據。接收到的數據將傳至芯片內部進(jìn)行數模轉換、濾波等處理。

FPGA根據I2S協(xié)議規范與芯片要求,由主時(shí)鐘(MCLK)分頻產(chǎn)生位傳輸時(shí)鐘(Bclk)與左右聲道控制時(shí)鐘(LRCIN),與音頻數據同步發(fā)送至 TLV320AIC23B。其中左右聲道控制時(shí)鐘(LRCIN)應與音頻數據的原始采樣級別頻率相同,根據I。S的協(xié)議規范及芯片資料,其位傳輸時(shí)鐘 (Bclk)與芯片的主時(shí)鐘(MCLK)如下

BCLK=Sampling Size×Sampling Rate (1)

MCLK=Sampling Size×Sampling Rate×384 (2)

式中,Sampling Rate為原始采樣級別頻率;SamplingSize為采樣大小。

系統中,TLV320AIC23B芯片采用左對齊的接口模式,其時(shí)序如圖2所示,其中LRCIN為高電平時(shí)音頻的左聲道選通,為低時(shí)音頻的右聲道選通。在 LRCIN的一個(gè)周期內,左右聲道上傳輸同一組數據。由于PCI總線(xiàn)的傳輸速度遠高于I2S總線(xiàn)的傳輸速度,為不使CPU過(guò)高頻率的響應中斷,所以在 FPGA中生成一個(gè)FIFO,可使得PCI總線(xiàn)可以連續傳入大量數據。此外,由于不同的音頻文件有著(zhù)不同的采樣級別頻率,而通常音頻文件的采樣頻率為16 kHz或32 kHz,故在FPGA中生成I2S_config寄存器,可以通過(guò)PCI總線(xiàn)設置此寄存器以調用FPGA中不同的數字時(shí)鐘管理(DCM),從而為 TLV320AIC23B芯片提供不同的時(shí)鐘。

b.jpg

2 PCI接口設計

PCI協(xié)議比較復雜,它不僅有嚴格的同步時(shí)序要求,而且需要許多的配置寄存器,因此實(shí)現電路也比較復雜。通常情況下,在FPGA中實(shí)現PCI接口通常有3 種方式:(1)用FPGA自行設計PCI接口,該方法可根據需要有選擇地實(shí)現PCI接口功能,更貼近系統需要,而且可以降低系統成本,但需要開(kāi)發(fā)者對 PCI協(xié)議有著(zhù)深刻的了解,且在外部環(huán)境惡劣時(shí),不容易滿(mǎn)足系統的穩定性要求,開(kāi)發(fā)難度較大。(2)利用PCI硬核來(lái)對系統進(jìn)行開(kāi)發(fā),PCI硬核即是嵌入在FPCA內部的固化電路,類(lèi)似于專(zhuān)用的PCI接口芯片,設計者只需完成信號鏈接與驗證即可,但此方法中,PCI硬核已經(jīng)固化在FPGA中,影響了系統的靈活性。(3)利用PCI軟核進(jìn)行開(kāi)發(fā),PCI軟核可以根據用戶(hù)自身的需要進(jìn)行配置,更為靈活,貼近用戶(hù)系統,且其已經(jīng)過(guò)設計廠(chǎng)商的驗證,可靠性高。本文采用Mentor公司提供的開(kāi)源軟核MPCI32用于FPGA上PCI接口的開(kāi)發(fā)。

Mentor公司的PCI核完全符合PCI2.2的標準,支持33/66 MHz、32位數據的傳輸,PCI核的結構如圖3所示,該PCI核的功能是將入口測復雜的PCI接口信號轉為出口側較為操作的用戶(hù)信號。PCI核內用戶(hù)側設置有主控制接口和從控制接口以及配置寄存器等模塊,其中從控制接口分為寄存器接口與FIFO接口。因為本文中僅使用了從控制接口,所以圖中僅對從控制接口的信號展示??梢钥闯?,IP核左側的信號為PCI的標準信號,在使用時(shí)與前端PCI總線(xiàn)連接,右側信號為本地數據信號,可以看出IP核將PCI上原本復用的地址線(xiàn)與數據線(xiàn)處理后分別接出為32位的地址線(xiàn)與32位數據線(xiàn),并且原本總線(xiàn)上雙向的數據線(xiàn)被區分為單向讀信號線(xiàn)與寫(xiě)信號線(xiàn)。此外還有后端邏輯對寄存器的讀寫(xiě)地址信號線(xiàn)與PCI訪(fǎng)問(wèn)邏輯的讀寫(xiě)地址信號線(xiàn),后端對寄存器使用時(shí)的請求信號線(xiàn),寄存器被占用的標志信號線(xiàn)等。配置寄存器包含所有PCI配置空間的信息,其中包括表明設備信息的Device ID與Ven dor ID寄存器,以及命令寄存器,Base Address Register等主設備初始化時(shí)需要訪(fǎng)問(wèn)的信息,這些信息在PCI核生成時(shí)已經(jīng)被設定,無(wú)需改動(dòng)。

c.jpg
上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: PCI總線(xiàn) FPGA I2S 音頻

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>