ATmega103單片機在跳頻系統數字信號處理中的應用
摘要:文中介紹了ATMEL公司的高性能AVR單片機ATmega103的主要性能特點(diǎn),給出了ATmega103在FH跳頻系統數字信號處理模塊中的應用方法,詳細介紹了片內同步串口SPI的使用技巧,同時(shí)給出了SPI的通信應用程序。
關(guān)鍵詞:單片機;跳頻;SPI;數字信號處理;ATmega103
?。粒裕恚澹纾幔保埃?a class="contentlabel" href="http://dyxdggzs.com/news/listbylabel/label/單片機">單片機是ATMEL公司推出的精簡(jiǎn)指令集(RISC)AVR(ADVANCE RISC)系列單片機產(chǎn)品,這是一種增強型RISC結構,采用了CMOS技術(shù)的8位微控制器該結構能有效支持高級語(yǔ)言以及密集度極大的匯編器代碼程序。
跳頻系統(FH)是指載波頻率按某種跳頻圖案(跳頻序列)在很寬的頻帶范圍內跳變的通信系統,由于該系統具有抗干擾、抗多徑和抗衰落性等能力,故在軍用和民用領(lǐng)域都得到了廣泛的應用。本系統方案中,信號處理模塊主要完成跳頻模式(FH)下有關(guān)數字信號的處理,包括話(huà)音編解碼、話(huà)音組織及與同步有關(guān)的操作等,這些技術(shù)目前是跳頻系統的關(guān)鍵技術(shù)之一。
本文介紹ATmega103單片機的特點(diǎn)及其在FH系統數字信號處理模塊中的使用方法,同時(shí)詳細介紹SPI(Serial Peripheral Interface)的特點(diǎn)和應用。
1?。粒裕恚澹纾幔保埃硢纹瑱C概述
?。粒裕恚澹纾幔保埃呈腔冢粒郑?RISC結構的8-bit低功耗CMOS微處理器,它吸取了PIC系列及8051系列單片機的優(yōu)點(diǎn),并作了重大改進(jìn),其特點(diǎn)如下:
●供電電壓為2.7~6V,主頻最高可達12MHz;
●具有120條指令,大多數指令執行時(shí)間為單個(gè)時(shí)鐘周期;
●帶有128k字節片內可下載的Flash存儲器(SPI串行下載1000次壽命)和4k字節的片內RAM以及4k字節的片內EEPROM;
●有32條可編程I/O線(xiàn)、8條輸入線(xiàn)和8條輸出線(xiàn);
●具有32個(gè)8位通用寄存器;
●內含2個(gè)8位定時(shí)器和1個(gè)16位定時(shí)器;
●帶有可編程串行UART+SPI接口;
●具有內部中斷源和8個(gè)外部中斷源;
●帶有8通道10位A/D轉換器、片內模擬比較器以及看門(mén)狗等電路;
●可在線(xiàn)編程。
ATmega103因其上述特點(diǎn)使其成為一種適合于多功能、快速,且具有高度靈活性和高性?xún)r(jià)比的微控制器。
2 跳頻信號處理對單片機的要求
跳頻信號處理模塊是FH電臺的關(guān)鍵部分之一,主要用于完成電臺的同步及有關(guān)數據處理組織等任務(wù)。單片機是該模塊的核心,模塊的許多功能都是在單片機的直接或間接參與下完成的。綜合考慮,單片機在該模塊中的作用大致如下:
?。ǎ保┩瓿纱罅繑祿粨Q,因為電臺在工作時(shí)需要接收或傳送大量其它單片機以及模塊內部的有關(guān)參數數據;
?。ǎ玻┩瓿煽焖賹?shí)時(shí)處理功能,因為模塊對許多信息要求立即處理,例如TOD(Time of Day)信息、話(huà)音數據、實(shí)時(shí)工作頻率計算等。
?。ǎ常┯糜跀祿粨Q,包括單片機接口、TOD、同步信息、控制狀態(tài)參數數據接口等。
?。ǎ矗┩瓿纱罅窟\算。一般電臺在FH工作方式時(shí),每跳都需要計算TOD、工作頻率、接收或發(fā)送數據的重新組織。
?。ǎ担┩ㄟ^(guò)足夠的I/O口來(lái)提供多種控制狀態(tài)線(xiàn),以供電臺及模塊內部使用。
?。ǎ叮┩ㄟ^(guò)片內大量數據來(lái)存儲區存取運算過(guò)程中產(chǎn)生的大量中間數據。
3 設計思路
根據電臺FH信號處理模塊對單片機的要求,如果選用89C5X系列單片機,不但在實(shí)現功能上比較困難(如運算速度、I/O口數量等),而且所需的外圍擴展電路也必須增加(如RAM,通信口等)。而選用ATmega103單片機則能較好地滿(mǎn)足設計要求,因此,本設計選用ATmega103單片機來(lái)實(shí)現信號處理模塊的功能。圖1所示是其硬件原理圖。
此外,在實(shí)際使用中,還需注意軟件設計。為了便于調試、維護及功能擴展,該系統采用模塊化程序設計方案;而且考慮到軟件的可靠性,還增加了容錯和冗余設計;同時(shí),針對數據接口多的特點(diǎn),程序中還設計了簡(jiǎn)明、通用性的接口通信協(xié)議。
4?。粒簦恚澹纾幔保埃车模樱校稍冢疲戎械膽?/STRONG>
由上述描述可知,SPI在設計中占有重要的地位,模塊內部的主要控制和數據交換都由其完成,下面詳細介紹SPI在模塊中的設計方法。
4.1 SPI的工作原理
?。粒裕恚澹纾幔保埃澈屯庠O之間可通過(guò)SPI進(jìn)行高速同步數據傳輸。主從CPU的SPI連接見(jiàn)圖2所示。其中,SCK為主機的時(shí)鐘輸出和從機的時(shí)鐘輸入。把數據寫(xiě)入主機SPI數據寄存器的操作將啟動(dòng)SPI時(shí)鐘產(chǎn)生器,此時(shí),數據將從主機的MOSI移出,并從從機的MOSI移入,移完一個(gè)字節后,SPI時(shí)鐘停止,并設置發(fā)送結束標志。此時(shí)如果SPCR的SPIE(SPI中斷使能)置位,則引發(fā)中斷。選擇某器件為從機時(shí),可將從機選擇輸入端SS拉低。主從機的移位寄存器可以看成是一個(gè)分布式的16 位循環(huán)移位寄存器。當數據從主機移向從機的同時(shí),數據也將從從機移向主機,從而在移位過(guò)程中實(shí)現主從機的數據交換。
?。樱校傻闹饕拇嫫靼刂萍拇嫫鳎樱校茫?、狀態(tài)寄存器SPSR、數據寄存器SPDR。其中SPCR用于設置SPI的中斷使能、數據傳輸順序、主從機選擇、時(shí)鐘相位和時(shí)鐘速率等;SPSR為SPI中斷標志,用于標志寫(xiě)沖突。SPDR寄存器用于在寄存器文件和SPI移位寄存器之間傳遞數據。寫(xiě)該寄存器時(shí),將先對數據傳送進(jìn)行初始化,讀該寄存器時(shí),讀到的將是移位寄存器接收緩沖區的值。
4.2 SPI的程序設計
在該FH信號處理模塊中,單片機通過(guò)SPI與FPGA交換數據。FPGA選用Xinlix公司的XCV100。下面具體介紹幾個(gè)主要的子程序:
(1)SPI的初始化
程序在復位時(shí),通常都要對SPI口進(jìn)行初始化。單片機設置若為主機。SPI的數據順序為LSB低位在前。SCK時(shí)鐘空閑時(shí)為低電平,在SCK的下降沿采樣數據;時(shí)鐘為系統時(shí)鐘的1/128。那么,具體的初始化程序如下:
?。颍澹螅澹?ldi rx,$0
?。铮酰?spsr,rx ;清SPI中斷標志,寫(xiě)沖突標志
?。欤洌?rx,$0f7;
?。铮酰?spcr, rx ;設置SPI的傳輸參數
(2) SPI的發(fā)送程序
單片機每次需要把10byte的相關(guān)碼送給FPGA,因此應將SRAM區的$09c2-$09df段設定為SPI的數據緩沖區,然后由SPI從該緩沖區中取數據直到發(fā)送完畢。SPI的發(fā)送函數如下:
spi_(kāi)send:ldi xh,$9
ldi xl,$0c2;
sts spififoo,xl ;將SPI緩沖區的輸出地址設為$c2
ldi ry, 10 ;將10byte相關(guān)碼存入$9c2開(kāi)始的地址
s67_2: ld rx, y+ ;y為相關(guān)碼存放的地址
st x+, rx
s67_3: dec ry
brne s67_2
sts spififoi,xl ;將SPI緩沖區的輸入地址存入spififoi
ldi rx,$0aa ;將發(fā)相關(guān)碼的標志$aa通過(guò)SPI
out spdr,rx ;送給FPGA
sei ;開(kāi)中斷
ret
(3) SPI的中斷程序
每次SPI發(fā)送完一字節,都要產(chǎn)生一個(gè)中斷,以使程序跳轉到SPI的中斷程序。由于SPI主從機的移位寄存器可以看成是一個(gè)分布式的16 位循環(huán)移位寄存器,而且在當數據從主機移向從機的同時(shí),數據也從從機移向主機,故在中斷程序中,應首先判斷SPDR中的數據是否是需要接收的數據(相關(guān)值),然后判斷SPI緩沖區中的數據(相關(guān)碼)是否發(fā)完,如沒(méi)有,則繼續發(fā)送,直到發(fā)完為止。具體程序如下:
spi_(kāi)int:push xl ;保存寄存器的值
push xh
in xl,sreg
push xl
lds xl, rcormark ;判斷是否為有效數據,“0”為有效
brne spi_(kāi)2 不等于0,跳
in xl, spdr
sts incorbuf, xl ;將相關(guān)值存入incorbuf
spi_(kāi)2: lds xl, spififoo ;比較緩沖區的輸入,輸出指針
lds sprx, spififoi
cp xl. sprx ;
breq spiend ;相等,則數據發(fā)完,跳
ldi xh,$9 ;不等,則取下一個(gè)字節送入spdr
ld sprx, x+
out spdr, sprx
cpi xl, $0e0 ;調整spififoo指針
brlo spi_(kāi)0 ;未超過(guò)緩沖區范圍,跳
ldi xl, $0c2 ;超過(guò),將緩沖區開(kāi)始地
址給spififoo
spi_(kāi)0: sts spififoo,xl;
spiend:pop xl
out sreg,xl
pop xh
pop xl
reti
5 結束語(yǔ)
本設計方案已通過(guò)軟硬件調試,結果表明:AT-mega103單片機較89C5X系列單片機在資源和功能上都有很大的提高,不但控制更加簡(jiǎn)單、靈活,而且能夠節省不少外圍電路,因此具有成本和體積上的優(yōu)勢,可完全滿(mǎn)足跳頻信號處理模塊的功能要求。
評論