SPI總線(xiàn)在51系列單片機系統中的實(shí)現
摘要:MCS51系列、MCS96系列等單片機由于都不帶SPI串行總線(xiàn)接口而限制了其在SPI總線(xiàn)接口器件的使用。文中介紹了SPI串行總線(xiàn)的特征和時(shí)序,并以串行E2PROM為例,給出了在51系列單片機上利用I/O口線(xiàn)實(shí)現SPI串行總線(xiàn)接口的方法和軟件設計程序。
關(guān)鍵詞:單片機 SPI串行總線(xiàn) 總線(xiàn)接口
1 引言
SPI(Serial Peripheral Interface--串行外設接口)總線(xiàn)系統是一種同步串行外設接口,它可以使MCU與各種外圍設備以串行方式進(jìn)行通信以交換信息。外圍設置FLASHRAM、網(wǎng)絡(luò )控制器、LCD顯示驅動(dòng)器、A/D轉換器和MCU等。SPI總線(xiàn)系統可直接與各個(gè)廠(chǎng)家生產(chǎn)的多種標準外圍器件直接接口,該接口一般使用4條線(xiàn):串行時(shí)鐘線(xiàn)(SCK)、主機輸入/從機輸出數據線(xiàn)MISO、主機輸出/從機輸入數據線(xiàn)MOST和低電平有效的從機選擇線(xiàn)SS(有的SPI接口芯片帶有中斷信號線(xiàn)INT或INT、有的SPI接口芯片沒(méi)有主機輸出/從機輸入數據線(xiàn)MOSI)。由于SPI系統總線(xiàn)一共只需3~4位數據線(xiàn)和控制即可實(shí)現與具有SPI總線(xiàn)接口功能的各種I/O器件進(jìn)行接口,而擴展并行總線(xiàn)則需要8根數據線(xiàn)、8~16位地址線(xiàn)、2~3位控制線(xiàn),因此,采用SPI總線(xiàn)接口可以簡(jiǎn)化電路設計,節省很多常規電路中的接口器件和I/O口線(xiàn),提高設計的可靠性。由此可見(jiàn),在MCS51系列等不具有SPI接口的單片機組成的智能儀器和工業(yè)測控系統中,當傳輸速度要求不是太高時(shí),使用SPI總線(xiàn)可以增加應用系統接口器件的種類(lèi),提高應用系統的性能。
2 SPI總線(xiàn)的組成
利用SPI總線(xiàn)可在軟件的控制下構成各種系統。如1個(gè)主MCU和幾個(gè)從MCU、幾個(gè)從MCU相互連接構成多主機系統(分布式系統)、1個(gè)主MCU和1個(gè)或幾個(gè)從I/O設備所構成的各種系統等。在大多數應用場(chǎng)合,可使用1個(gè)MCU作為控機來(lái)控制數據,并向1個(gè)或幾個(gè)從外圍器件傳送該數據。從器件只有在主機發(fā)命令時(shí)才能接收或發(fā)送數據。其數據的傳輸格式是高位(MSB)在前,低位(LSB)在后。SPI總線(xiàn)接口系統的典型結構如圖1所示。
當一個(gè)主控機通過(guò)SPI與幾種不同的串行I/O芯片相連時(shí),必須使用每片的允許控制端,這可通過(guò)MCU的I/O端口輸出線(xiàn)來(lái)實(shí)現。但應特別注意這些串行I/O芯片的輸入輸出特性:首先是輸入芯片的串行數據輸出是否有三態(tài)控制端。平時(shí)未選中芯片時(shí),輸出端應處于高阻態(tài)。若沒(méi)有三態(tài)控制端,則應外加三態(tài)門(mén)。否則MCU的MISO端只能連接1個(gè)輸入芯片。其次是輸出芯片的串行數據輸入是否有允許控制端。因此只有在此芯片允許時(shí),SCK脈沖才把串行數據移入該芯片;在禁止時(shí),SCK對芯片無(wú)影響。若沒(méi)有允許控制端,則應在外圍用門(mén)電路對SCK進(jìn)行控制,然后再加到芯片的時(shí)鐘輸入端;當然,也可以只在SPI總線(xiàn)上連接1個(gè)芯片,而不再連接其它輸入或輸出芯片。
3 在MCS51系列單片機中的實(shí)現方法
對于不帶SPI串行總線(xiàn)接口的MCS51系列單片機來(lái)說(shuō),可以使用軟件來(lái)模擬SPI的操作,包括串行時(shí)鐘、數據輸入和數據輸出。對于不同的串行接口外圍芯片,它們的時(shí)鐘時(shí)序是不同的。對于在SCK的上升沿輸入(接收)數據和在下降沿輸出(發(fā)送)數據的器件,一般應將其串行時(shí)鐘輸出口P1.1的初始狀態(tài)設置為1,而在允許接口后再置P1.1為0。這樣,MCU在輸出1位SCK時(shí)鐘的同時(shí),將使接口芯片串行左移,從而輸出1位數據至MCS51單片機的P1.3口(模擬MCU的MISO線(xiàn)),此后再置P1.1為1,使MCS51系列單片機從P1.0(模擬MCU的MOSI線(xiàn))輸出1位數據(先為高位)至串行接口芯片。至此,模擬1位數據輸入輸出便宣告完成。此后再置P1.1為0,模擬下1位數據的輸入輸出……,依此循環(huán)8次,即可完成1次通過(guò)SPI總線(xiàn)傳輸8位數據的操作。對于在SCK的下降沿輸入數據和上升沿輸出數據的器件,則應取串行時(shí)鐘輸出的初始狀態(tài)為0,即在接口芯片允許時(shí),先置P1.1為1,以便外圍接口芯片輸出1位數據(MCU接收1位數據),之后再置時(shí)鐘為0,使外圍接口芯片接收1位數據(MCU發(fā)送1位數據),從而完成1位數據的傳送。
圖2所示為MCS51系列單片機與存儲器X25F008(E2PROM)的硬件連接圖,圖2中,P1.0模擬MCU的數據輸出端(MOSI),P1.1模擬SPI的SCK輸出端,P1.2模擬SPI的從機選擇端,P1.3模擬SPI的數據輸入端(MISO)。下面介紹用MCS51單片機的匯編語(yǔ)言模擬SPI串行輸入、串行輸出和串行輸入/輸出的3個(gè)子程序,實(shí)際上,這些子程序也適用于在串行時(shí)鐘的上升沿輸入和下降沿輸出的其它各種串行外圍接口芯片(如A/D轉換芯片、網(wǎng)絡(luò )控制器芯片、LED顯示驅動(dòng)芯片等)。對于下降沿輸入、上升沿輸出的各種串行外圍接口芯片,只要改變P1.1的輸出電平順序,即先置P1.1為低電平,之后再次置P1.1為高電平,再置P1.1為低電平……,則這些子程序也同樣適用。
3.1 MCU串行輸入子程序SPIIN
從X25F008的SPISO線(xiàn)上接收8位數據并放入寄存器R0中的應用子程序如下:
SPIIN:SETB P1.1 ;使P1.1(時(shí)鐘)輸出為1
CLR P1.2 ;選擇從機
MOV R1,#08H ;置循環(huán)次數
SPIIN1:CLR P1.1 ;使P1.1(時(shí)鐘)輸出為0
NOP ;延時(shí)
NOP
MOV C,P1.3 ;從機輸出SPISO送進(jìn)位C
RLC A ;左移至累加器ACC
SETB P1.1 ;使P1.0(時(shí)鐘)輸出為1
DJNZ R1,SPIIN1 ;判斷是否循環(huán)8次(8位數據)
MOV R0,A ;8位數據送R0
RET
3.2 MCU串行輸出子程序SPIOUT
將MCS51單片機中R0寄存器的內容傳送到X25F008的SPISI線(xiàn)上的程序如下:
SPIOUT:SETB P1.1 ;使P1.1(時(shí)鐘)輸出為1
CLR P1.2 ;選擇從機
MOV R1,#08H ;置循環(huán)次數
MOV A,R0 ;8位數據送累加器ACC
SPIOUT1:CLR P1.1 ;使P1.1(時(shí)鐘)輸出為0
NOP ;延時(shí)
NOP
RLC A ;左移至累加器ACC最高位至C
MOV P1.0,C ;進(jìn)位C送從機輸入SPISI線(xiàn)上
SETB P1.1 ;使P1.1(時(shí)鐘)輸出為1
DJNZ R1,SPIOUT1 ;判是否循環(huán)8次(8位數據)
RET
3.3 MCU串行輸入/輸出子程序SPIIO
將MCS51單片機R0寄存器的內容傳送到X25F008的SPISI中,同時(shí)從X25F008的SPISO接收8位數據的程序如下:
SPIIO:SETB P1.1 ;使P1.1(時(shí)鐘)輸出為1
CLR P1.2 ;選擇從機
MOV R1,#08H ;置循環(huán)次數
MOV A,R0 ;8位數據送累加器ACC
SPIIO1:CLR P1.1 ;使P1.1(時(shí)鐘)輸出為0
NOP ;延時(shí)
NOP
MOV C,P1.3 ;從機輸出SPISO送進(jìn)位C
RLC A ;左移至累加器ACC最高位至C
MOV P1.0,C ;進(jìn)位C送從機輸入
SETB P1.1 ;使P1.1(時(shí)鐘)輸出為1
DJNZ R1,SPIIO1 ;判斷是否循環(huán)8次(8位數據)
RET
4 結束語(yǔ)
本文介紹了通過(guò)SPI總線(xiàn)接口實(shí)現數據傳輸的實(shí)現方法,給出了用MCS51單片機匯編語(yǔ)言模擬SPI串行總線(xiàn)的輸入、輸出,輸入/輸出以傳送8位數據的子程序。實(shí)際上,也可以根據SPI串行總線(xiàn)的操作時(shí)序特點(diǎn)來(lái)在MCS96系列、ATMEL89系列等單片機上實(shí)現SPI總線(xiàn)的接口。
評論