Tensilica設計流程支持Cadence Encounter RTL Compiler工具
Cadence聯(lián)合Tensilica公司共同宣布,Tensilica在支持其鉆石系列和Xtensa IP核的CAD流程中開(kāi)始支持Cadence公司Encounter RTL Compiler進(jìn)行全局綜合。Encounter RTL Compiler的全局綜合功能使Tensilica的客戶(hù)能夠利用Tensilica公司IP核設計出更小、更快且更低功耗的微處理器產(chǎn)品。
作為Cadence OpenChoice IP計劃成員之一,Tensilica結合Encounter RTL Compiler和其市場(chǎng)領(lǐng)先的IP核處理器,采用自上向下的方法,通過(guò)多目標綜合以創(chuàng )造出時(shí)序、面積和功耗都優(yōu)化的設計。
Tensilica身為移動(dòng)多媒體(音頻和視頻)領(lǐng)域領(lǐng)先的IP核提供商,提供當今市場(chǎng)上最寬產(chǎn)品線(xiàn)的處理器IP核產(chǎn)品,包括現貨可供應的鉆石標準系列和設計工程師完全可配置的Xtensa處理器IP核系列。所有Tensilica處理器IP核都擁有與之相配合的軟件開(kāi)發(fā)工具環(huán)境。
Tensilica公司總裁兼CEO Chris Rowen表示,“Tensilica公司深感榮幸能夠為客戶(hù)提供Cadence的綜合解決方案。令我們印象最深的是Encounter RTL Compiler易于安裝和使用。使用Encounter技術(shù)的Tensilica公司客戶(hù)現在可以使用優(yōu)化的綜合方法來(lái)達到SoC設計中功耗-面積的最佳權衡?!?/P>
憑借RTL Compiler多目標優(yōu)化特性,客戶(hù)可在面積、速度和性能方面取得顯著(zhù)優(yōu)勢。在測試中,Tensilica公司的速度和單元面積分別降低10%和5%。RTL Compiler的全局綜合方案改善了性能、減小了芯片面積、降低了功耗并加快了布局布線(xiàn)的設計收斂時(shí)間。
Cadence公司產(chǎn)業(yè)聯(lián)盟高級副總裁Jan Willis表示,“在一個(gè)相當競爭性市場(chǎng)中,Encounter RTL Compiler在我們IP合作伙伴提高其芯片產(chǎn)品質(zhì)量的工作中起著(zhù)重要作用。我們很高興和Tensilica合作,共同幫助客戶(hù)設計出質(zhì)量更好、性能更優(yōu)和功耗更低的產(chǎn)品?!?/P>
XL和GXL產(chǎn)品包中已包括帶全局綜合功能的RTL Compiler來(lái)滿(mǎn)足客戶(hù)設計和成本目標。這項關(guān)鍵技術(shù)是Candence Encounter數字IC設計平臺的一部分和Cadence邏輯設計團隊解決方案的一個(gè)組件。
評論