<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 新品快遞 > Cadence為PCB設計制訂新標準Global Route Environment

Cadence為PCB設計制訂新標準Global Route Environment

——
作者: 時(shí)間:2007-03-27 來(lái)源: 收藏

  設計系統公司今日發(fā)布了面向® Allegro® 設計的Global Route Environment技術(shù)。這一革命性的技術(shù)結合了圖形化的互連流規劃架構和層次化全局布線(xiàn)引擎,為設計人員提供了自動(dòng)、智能的規劃和布線(xiàn)環(huán)境。作為首個(gè)將智能自動(dòng)化引入前所未有領(lǐng)域的自動(dòng)布線(xiàn)解決方案,Global Route Environment 技術(shù)代表了一次意義重大的飛躍,并建立了一種全新的設計規范。

  該技術(shù)問(wèn)世之前,PCB設計人員要花費幾周或幾個(gè)月的時(shí)間來(lái)手動(dòng)定義具有多個(gè)互連總線(xiàn)和多個(gè)大規模管腳數設備的復雜高速布線(xiàn)設計。由此導致了設計周期的延長(cháng)和不可預估性,并會(huì )影響項目的進(jìn)程和預算。與若干個(gè)早期的采購合作伙伴一起合作定義了這一問(wèn)題,并推動(dòng)和驗證了這一獨特的解決方案。

  “作為Cadence Global Route Environment技術(shù)的主要合作伙伴,摩托羅拉非常高興能成為新一代印刷電路布線(xiàn)平臺的第一批用戶(hù)?!蹦ν辛_拉的印刷線(xiàn)路負責人Jeff Underwood 說(shuō)?!巴ㄟ^(guò)使用這項新的、改良的布線(xiàn)環(huán)境,使摩托羅拉的工程師和設計師能夠在整個(gè)布線(xiàn)設計過(guò)程中更準確地傳達設計意圖?!?BR> 
  PCB設計人員一直在尋求一種可包含全局設計特性的PCB環(huán)境 - 可領(lǐng)會(huì )其設計意圖、提供決策反饋,并且智能和自動(dòng)執行符合其設計意圖的設計任務(wù)。新的Global Route Environment 技術(shù)恰恰提供了這些功能。使用圖形互連流規劃架構,設計人員可以創(chuàng )建并定義關(guān)鍵接口的智能抽象,并輸入互連設計意圖。該環(huán)境也充分利用了全局布線(xiàn)引擎功能,使設計人員可以將其知識和設計意圖同該設計的層次化視圖相結合,從而盡可能規劃出最佳的互連解決方案。

  “我們確信Global Route Environment技術(shù)中新的Cadence互連流可以顯著(zhù)減少當前布線(xiàn)過(guò)程中的迭代冗余”,Sun Microsystems PCB設計技術(shù)經(jīng)理Jim Tafoya表示,“這是Cadence的一項開(kāi)拓性努力,增強了Cadence對于其PCB技術(shù)開(kāi)發(fā)界的貢獻?!?/P>

  “我們早期的采購客戶(hù)在幫助我們理解產(chǎn)品設計要求方面起到了關(guān)鍵作用,并在接下來(lái)的過(guò)程中驗證我們獨特的解決方案”,Cadence 產(chǎn)品市場(chǎng)部全球副總裁Charlie Giorgetti表示,“基于A(yíng)llegro PCB設計的Global Route Environment 技術(shù)將幫助客戶(hù)快速解決互連所帶來(lái)的難題,在此之前,這樣的難題將花費數周甚至數月的人工,并影響到項目進(jìn)程和預算?!?/P>



評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>