<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

Altera公布HardCopy II

作者:電子設計應用 時(shí)間:2005-01-25 來(lái)源:電子設計應用 收藏

本文引用地址:http://dyxdggzs.com/article/4433.htm

(NASDAQ:ALTR)公司發(fā)布了下一代結構化ASIC方案——HardCopy® II系列。HardCopy® II器件是業(yè)內最出眾的結構化ASIC,采用了獨特的FPGA前端設計方法,每百萬(wàn)ASIC邏輯門(mén)價(jià)格低至15美金。HardCopy® II結構化ASIC構建在新的精細粒度體系結構上,面向低成本設計,使邏輯門(mén)密度、性能和低功耗達到了更高的水平,在很多領(lǐng)域內,是ASIC和ASSP的最佳解決方案。

HardCopy II器件實(shí)現了最大220萬(wàn)ASIC邏輯門(mén)、880萬(wàn)比特RAM和超過(guò)350MHz的系統性能。HardCopy II系列價(jià)格、密度和性能優(yōu)勢將擴展在有線(xiàn)/無(wú)線(xiàn)通信、存儲、數字消費、工業(yè)和軍事領(lǐng)域的市場(chǎng)份額,這些市場(chǎng)也是結構化ASIC方案成功應用的領(lǐng)域。

華為固網(wǎng)硬件總監靳陽(yáng)葆評論說(shuō):“與標準ASIC相比,HardCopy結構化ASIC具有多個(gè)優(yōu)勢。第一是其更低的總體成本,第二是更短的開(kāi)發(fā)時(shí)間和更快的產(chǎn)品面市,第三是從FPGA向HardCopy器件的無(wú)縫移植。這些優(yōu)勢使我們有更多的選擇來(lái)實(shí)現成功的產(chǎn)品?!?/p>

Mercury Computer產(chǎn)品管理主管Richard Jaenicke說(shuō):“Altera的HardCopy結構化ASIC為我們提供了FPGA那樣的靈活性和標準單元ASIC的性能。我們比較了來(lái)自其他供應商的方案,但是他們不能滿(mǎn)足成本、性能和及時(shí)面市的目標。HardCopy器件的設計和制造工藝非常流暢,器件比所宣傳的還要好——我們只花費了半天時(shí)間來(lái)驗證其功能和性能。它能夠在FPGA中實(shí)現我們的設計原型,而且采用HardCopy器件可以快速實(shí)現產(chǎn)品化,這些特性使我們具備了及時(shí)面市的優(yōu)勢。根據使用HardCopy器件的經(jīng)驗,我們在相似的工程中一定還會(huì )使用他們?!?/p>

只有Altera能夠實(shí)現從引腳兼容、功能等價(jià)的FPGA原型到結構化ASIC的無(wú)縫移植工藝技術(shù)。該工藝技術(shù)與任何其他ASIC或結構化ASIC方案相比,將開(kāi)發(fā)風(fēng)險和開(kāi)發(fā)成本降到了最低。設計人員采用Quartus® II設計軟件和Stratix® II FPGA系列,能夠在系統內以系統運行速度全面驗證其設計功能。在芯片正式投產(chǎn)之前,他們可以試銷(xiāo),甚至對一個(gè)設計開(kāi)發(fā)多個(gè)不同型號。工程師最終完成設計后,Quartus II軟件自動(dòng)產(chǎn)生交付給Altera HardCopy設計中心的文件。在8至10個(gè)星期內,設計中心完成設計向HardCopy II結構化ASIC的移植,實(shí)現經(jīng)過(guò)完全測試的原型。

Collett Research International估計超過(guò)60%的ASIC設計至少要進(jìn)行一次以上的重制,導致產(chǎn)品面市推遲、成本預算超支。Altera結構化ASIC設計方法極大的縮短了產(chǎn)品面市的時(shí)間,從而幫助設計人員避免了昂貴的重制,降低了總體擁有成本。設計人員采用Altera去年12月份發(fā)布的Quartus II軟件4.2版,可以對其HardCopy II進(jìn)行原型設計,在轉向產(chǎn)品時(shí),直接進(jìn)行印刷電路板布板,Altera獨特的無(wú)縫移植工藝保證能夠實(shí)現對FPGA的真正置入式替代。

Altera亞太區市場(chǎng)總監梁樂(lè )觀(guān)說(shuō):“為什么還要進(jìn)行其他選擇呢?HardCopy II結構化ASIC的新價(jià)格、性能、密度和功耗特性以及FPGA前端設計驗證為ASIC設計人員提供了最有效的系統級設計方法。此外,對客戶(hù)來(lái)講,Altera結構化ASIC極短的產(chǎn)品面市時(shí)間是市場(chǎng)上任何其他結構化ASIC或標準單元ASIC做不到的?!?/p>

設計人員可以繼續使用來(lái)自Cadence、Mentor Graphics、Synopsys和Synplicity的綜合、驗證、時(shí)序分析和邏輯等效檢查工具。ASIC和FPGA設計人員可以采用他們已有的流程面向HardCopy結構化ASIC進(jìn)行設計,對任何其他工具培訓或增加開(kāi)發(fā)成本的需要降到了最小。

HardCopy II特性

HardCopy II器件與Stratix II FPGA中的設計相比,其內核功耗降低了50%。其接口電路支持233MHz的SDRAM和250MHz的RLDRAM II外部存儲器。此外,HardCopy II器件還支持1-Gbps差分I/O和高速接口,如萬(wàn)兆以太網(wǎng)(XSBI)、SFI-4、SPI 4.2、HyperTransport™、RapidIO™和最大1 Gbps的UTOPIA 4級接口。

同FPGA原型一樣,HardCopy II器件以及前一系列HardCopy采用了同樣的工藝技術(shù)制造——TSMC的低k絕緣90-nm工藝,實(shí)現了無(wú)縫、無(wú)風(fēng)險設計移植和對FPGA的置入式替換。Stratix II FPGA也采用了同樣的工藝技術(shù)。

價(jià)格和供貨信息

設計人員采用Quartus II 4.2版設計軟件可以立即在Stratix II FPGA上開(kāi)始其HardCopy II原型設計。2005年第三季度將提供第一個(gè)HardCopy II器件專(zhuān)用原型。HardCopy II系列具有五種型號,其密度在100萬(wàn)和220萬(wàn)邏輯門(mén)之間。100,000單位批量起價(jià)15美金,全包移植NRE起價(jià)225,000美金,包括進(jìn)行原型完整測試。



關(guān)鍵詞: Altera

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>