我的一些數字電子知識總結(1)
簡(jiǎn)介:和大家分享一些數字電子技術(shù)知識。
本文引用地址:http://dyxdggzs.com/article/280096.htm1、由于IC中一般有大量的晶體管參與工作,所以我們必須特別注意芯片的功耗問(wèn)題,過(guò)大的功耗會(huì )使得芯片大量發(fā)熱而導致無(wú)法穩定運行。
2、在一個(gè)邏輯門(mén)中,當噪聲信號消失后,輸出會(huì )回到初始狀態(tài),然而,對于一個(gè)觸發(fā)器而言,由于它的記憶特性,它將保持新的狀態(tài)!
3、三態(tài)結構充分利用了推拉式輸出結構工作速度快的優(yōu)點(diǎn),同時(shí)允許輸出連接在一起,共用一個(gè)公共線(xiàn)。
4、在數字系統設計中,我們可以通過(guò)減小負載電容、增加驅動(dòng)電流來(lái)縮短延遲時(shí)間,因為延遲時(shí)間是由邏輯電路的負載電容和驅動(dòng)電流決定的。
5、很多的IIC總線(xiàn)設備都是直接使用計算機或數字設備的5V電源作為其電源,它們之間采用6針DIN插頭連接。
6、有時(shí)為了實(shí)現高電壓和大電流的控制,我們必須設計和使用緩沖器接口電路來(lái)連接通常的低電平、小電流的TTL或者CMOS電路。
7、使得ECL器件中的雙極型三極管響應非??斓年P(guān)鍵是使其三極管始終處于非飽和狀態(tài)。
8、漏極開(kāi)路輸出的上拉電阻應該盡量的小,以達到盡可能高的速度,因為這可以減小低電平到高電平轉換的RC時(shí)間常數,但是也不能太小了,它的最小值應該由漏極開(kāi)路輸出的最大吸收電流來(lái)決定。
9、數字系統設計中,在工作頻率很高時(shí),一般只有高速的光電隔離電路才能滿(mǎn)足數據傳輸的需要。
10、以前從電路書(shū)上看到一個(gè)日本人說(shuō)過(guò),可以采用晶體管或FET并聯(lián)的方法形成電路的低噪聲化。至于什么原因,嘿嘿,我至今還沒(méi)想明白。
11、電流模式的信號傳輸比CMOS信號傳輸更好,因為電流模式的信號傳輸可以提供更低的電源、更快的操作和更好的抗噪聲能力。
12、對于高速信號來(lái)說(shuō),由于趨膚效應的原因,傳輸導體可以看做是一個(gè)LPF。
13、設計數字電路時(shí),使用小電阻的好處是可以提高器件開(kāi)關(guān)速度和抗噪聲的能力,但是這是以增加功率損耗為代價(jià)的。
(P=I2*R)
14、在使用DRAM時(shí),存儲在電容器里的電荷會(huì )一點(diǎn)一點(diǎn)地自然漏掉,因此,在每次讀出存儲內容后都必須進(jìn)行新的充電,這就是所謂的“刷新”。
15、設計時(shí)需要注意的是,不管在系統的什么區域,只要存在電流,就會(huì )產(chǎn)生電感,這可是引起“地彈”現象的“罪魁禍首”!
16、在1KHz時(shí),假設一段短的接地導線(xiàn)可以測得其電阻為0.01歐姆,等到了1GHz應用時(shí),由于傳輸線(xiàn)的“趨膚效應”,電阻值可能增加到1歐姆左右,更糟糕的是,同時(shí)還帶來(lái)了幾十歐姆的感抗。
17、在高速系統電路中,對于一個(gè)特定的電流返回路徑,由于傳輸線(xiàn)所受的瞬時(shí)阻抗的大小不同的原因,其實(shí)此時(shí)電感要遠比電阻重要。
18、我們應該明確的是,在一般情況下,電路中的電容器本身并沒(méi)有消耗多少功率,它所做的功只是無(wú)功功率,電容器在一個(gè)周期內消耗的平均功率幾乎為零(因為電容器可能存在ESR),其實(shí)大部分的能量都被消耗在加熱驅動(dòng)電路上了。
19、 在設計推拉式輸出電路時(shí),要注意避免兩個(gè)晶體管同時(shí)導通,否則的話(huà)將產(chǎn)生一個(gè)從VCC到地的浪涌電流,這時(shí)所消耗的功率將會(huì )以熱量的形式消耗在晶體管上了,嚴重的話(huà),會(huì )損壞晶體管。
20、數字系統設計中,過(guò)快的上升時(shí)間是分別通過(guò)兩種“約定俗成”的方式來(lái)引發(fā)問(wèn)題的:du(t)/dt和di(t)/dt。由此我們可以推斷出:要是電流變化速率越高的話(huà),出現的電感耦合問(wèn)題自然會(huì )更加嚴重。
21、在高頻率應用時(shí),通常應該選用N-溝道型FET,這是因為它的主要載流子是電子,半導體理論告訴我們,電子比空穴具有更好的移動(dòng)性,說(shuō)白了就是它能夠更好地適用于高頻率而很少出現不良的“效應”。
22、高頻率領(lǐng)域時(shí),任何形式的阻抗突變都會(huì )引起電壓信號的反射與失真,這自然會(huì )使得信號質(zhì)量出現問(wèn)題,由此可知,我們得好好把握匹配阻抗的問(wèn)題了。
23、我們應該重點(diǎn)把握數字系統設計的四個(gè)核心問(wèn)題:功率、噪聲、信號傳輸和時(shí)序!
晶體管相關(guān)文章:晶體管工作原理
電荷放大器相關(guān)文章:電荷放大器原理 晶體管相關(guān)文章:晶體管原理 上拉電阻相關(guān)文章:上拉電阻原理
評論