邏輯分析儀我也DIY(二)
昨晚睡覺(jué)時(shí)還尋思著(zhù)為什么數據采集顯示出來(lái)怎么問(wèn)題多多,明明全低電平居然時(shí)不時(shí)的采集到高電平,后來(lái)想想也是,兩塊板子(被采集信號產(chǎn)生板子和模擬邏輯分析儀的板子)沒(méi)有共地,采集到的電平高低沒(méi)有一個(gè)參考點(diǎn),判斷錯誤也就在所難免了。于是今晚共地后,多次采集數據,都很穩定的采集到并正確的顯示做測試的波形。
本文引用地址:http://dyxdggzs.com/article/269609.htm經(jīng)過(guò)今晚的努力,把幾個(gè)字模存儲到了cyclone的M4K產(chǎn)生的ROM中,然后通過(guò)VGA坐標產(chǎn)生的控制邏輯進(jìn)行地址譯碼。這部分設計沒(méi)有仔細深入,可能浪費的M4K比較多(利用率比較低),但這是為了FPGA邏輯地址控制部分設計相對容易設計些。
稍微對下面這個(gè)波形的采集做了測試,這個(gè)波形(被采集信號產(chǎn)生)是在另一塊板子上做的。

三種采集模式下的波形分別如下。
1. 顯示觸發(fā)前采集的64次數據
2. 顯示觸發(fā)前采集的32次數據和觸發(fā)后采集的32次數據
3. 顯示觸發(fā)后采集的64次數據,觸發(fā)沿沒(méi)有顯示出來(lái)
評論