<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 利用FPGA的M4K作為移位寄存器的邏輯分析儀設計

利用FPGA的M4K作為移位寄存器的邏輯分析儀設計

作者: 時(shí)間:2017-06-05 來(lái)源:網(wǎng)絡(luò ) 收藏

主要采用高速采樣、靈活觸發(fā)和大容量存儲等技術(shù)來(lái)實(shí)現對被測數據的捕獲、存儲和定位分析。傳統數據存儲電路將采樣回來(lái)的數據先經(jīng)過(guò)鎖存器鎖存,一旦觸發(fā)標志有效,再根據采樣時(shí)鐘的頻率把鎖存器數據輸出到外接的SRAM。其缺點(diǎn)是速度慢、存儲占用空間大,不適用于大量數據緩存的需求。本文以三星的SDR SDRAM(K4S64632)作為存儲器,通過(guò)內部的M4K塊作為移位寄存器不斷的進(jìn)行讀進(jìn)數據的方式,在不中斷程序運行的情況下實(shí)現有效數據不間斷的讀進(jìn),設置3種,結果表明該設計提高了數據的分析范圍和質(zhì)量。

本文引用地址:http://dyxdggzs.com/article/201706/349112.htm

1 總體方案

包括:數據采樣、數據存儲、顯示控制3大部分。由于Cyclone芯片EP1C3T144C8理想情況下最大頻率可達到275 MHz,在實(shí)際設計中考慮到其誤差,該設計的信號捕獲精度定位在100 MHz。最多16路信號捕獲輸入通道,1路信號觸發(fā)通道,可調的采樣時(shí)鐘/周期,3種信號,使用計算機的的顯示器作為波形顯示屏幕。

模塊整體上是根據數據流的方向劃分的,如圖1所示。sys_ctrl模塊對系統復位信號進(jìn)行異步復位、同步釋放,并且通過(guò)Cyclone芯片EP1C3T 144C8內部的PLL例化得到多個(gè)穩定可靠的時(shí)鐘信號。Sampling_ctrl模塊包含按鍵檢測、觸發(fā)控制、數據采樣、數據存儲等多個(gè)功能是采集控制的核心模塊。VGA顯示模塊包含界面設計、字模數據尋址送顯方式和顯示驅動(dòng)的時(shí)序控制。

2 復位信號產(chǎn)生PPL例化

邏輯分析儀的復位設計如圖2所示,這個(gè)模塊設計里,先用的外部輸入時(shí)鐘clk將的輸入復位信號rat_n異步復位、同步釋放處理,然后將復位信號輸入PLL,同時(shí)clk也輸入PLL。在PLL輸出時(shí)鐘有效前,系統的其他部分都保持復位狀態(tài)。PLL的輸出locked信號在PLL有效輸出之前一直是低電平,等PLL輸出穩定有效之后拉高該信號。FPGA外部輸入復位信號rst_n和locked信號相與作為整個(gè)系統的復位信號。從PPL輸出端得到時(shí)鐘不僅頻率和相位上比較穩定,而且網(wǎng)絡(luò )延時(shí)也相比內部的邏輯產(chǎn)生的分配時(shí)鐘要小得多。


3 控制模塊

通過(guò)FPGA內部的M4K塊配置移位寄存器不斷地讀進(jìn)新的采樣值,數據采樣回來(lái)后先經(jīng)過(guò)SDRAM放入緩存FIFO中,然后把該FIFO中的數據上傳到顯示器。該模塊的時(shí)鐘是由PLL電路對FPGA輸入的25 MHz晶振時(shí)鐘倍頻得到的。通過(guò)FPGA外部一組撥碼開(kāi)關(guān)控制輸入電平為高或者低,從而設置不同的觸發(fā)和。

3.1 SDRAM數據存儲模塊

將這個(gè)存儲模塊劃分為多個(gè)子模塊來(lái)實(shí)現。如圖3所示。sdram_ctrl是SDRAM狀態(tài)控制模塊,該模塊主要完成SDRAM的上電初始化以及定時(shí)刷新、讀/寫(xiě)控制等狀態(tài)的變遷。內部設計了兩個(gè)狀態(tài)機,一個(gè)用于上電初始化的狀態(tài)控制,另一個(gè)月用于正常工作時(shí)的狀態(tài)控制;sdram _cmd是SDRAM命令模塊,該模塊根據sdram_ctrl模塊的不同狀態(tài)指示輸出相應的SDRAM控制命令和地址,sdram_wr_data是SDRAM數據讀/寫(xiě)模塊,該模塊同樣是根據sdram_ctrl模塊的狀態(tài)指示完成SDRAM數據總線(xiàn)的控制,SDRAM的數據讀/寫(xiě)都在該模塊完成。數據讀/寫(xiě)借助了兩個(gè)存儲器(異步FIFO)如圖4所示。其中wrfifo用于寫(xiě)SDRAM數據,rdfifo用于讀SDRAM數據。在設計中SDRAM讀/寫(xiě)都是以8個(gè)字(16 b)為單位,使用FIFO中的當前數據量作為操作SDRAM的狀態(tài)指示。當wrfifo數量超過(guò)8個(gè)則發(fā)出寫(xiě)SD]RAM請求,讀出wrfifo中的數據。同樣,在rdfifo數據少于256 B(rd-fifo半空)時(shí)發(fā)出讀SDRAM請求,讀出8個(gè)新的數據寫(xiě)入rdfifo中,以保證后續電路總是持續的傳輸。SDRAM信號采集模塊在上電延時(shí)后從SDRAM的0地址開(kāi)始寫(xiě)入遞增數據,隨后通過(guò)內部FIFO依次送入SDRAM。SDRAM的所有地址寫(xiě)完數據后,啟動(dòng)SDRAM讀邏輯,從0地址開(kāi)始讀出SDRAM內的數據放入緩存FIFO中,然后把該FIFO中的數據上傳到顯示器。


3.2 基于M4K的移位寄存器連續且可變頻的采樣模塊

為了實(shí)現有效效據的精確捕獲在不中斷程序運行的情況下,有效數據長(cháng)時(shí)間實(shí)時(shí)讀進(jìn),提高嵌入式軟件性能分析的范圍和質(zhì)量。利用Cyclone芯片內部M4K結構配置移位寄存器對數據實(shí)時(shí)采樣,并且設置2個(gè)按鍵調節控制采樣頻率。

圖5為M4K移位寄存器原理圖。配置輸入/輸出的數據位寬w,移位寄存器的一個(gè)taps位寬m,總的taps數量n。這三個(gè)參數乘積就是占用的M4K存儲大小。從圖5中可看出,每個(gè)clk輸入一個(gè)移位數據,同時(shí)輸出一個(gè)數據,而M4K內部則是每個(gè)clk周期移位一次,每個(gè)tap的輸出直接移位到下一個(gè)tap的輸入,配置后的輸出中可看到每個(gè)tap的最后一個(gè)w位寬的數據。

4 VGA顯示界面的設計

VGA界面設計主要完成對結果的顯示??梢詫y試對象的數目、采樣模式、觸發(fā)信號的模式、采樣頻率進(jìn)行控制,并且將結果顯示成為波形圖以便使用者進(jìn)行觀(guān)察。在設計中需要的字符是通過(guò)取模軟件PCtoLCD2002,把定義的字模數據存儲在FPGA的M4K塊生成的ROM里,顯示的時(shí)候從ROM讀數據進(jìn)行顯示。

5 FPGA仿真及調試

實(shí)時(shí)數據采集分析數據量大,時(shí)序復雜,以10 kHz~100 MHz的采樣頻率進(jìn)行數據傳輸時(shí),使用QuartusⅡ自帶的仿真工具生成的激勵,花費的時(shí)間長(cháng),而且與實(shí)際處理結果有一定的偏差,無(wú)法有效的驗證整體模塊的功能,同時(shí)也贍以對其進(jìn)行實(shí)時(shí)模擬。本文在使用QuartusⅡ自帶仿真工具的基礎上,將綜合后得到的結果導入Modesim 6.0中,編寫(xiě)Testbench提供仿真激勵對邏輯分析儀的頂層模塊進(jìn)行仿真。通過(guò)比較整體功能進(jìn)行驗證。圖6為邏輯分析儀頂層模塊仿真波形。

由圖6看出,3種采樣模式分別為001,010,100。001采樣模式被觸發(fā)后顯示后64個(gè)采樣數據;010采樣模式觸發(fā)后顯示前32個(gè)采樣數據和后32個(gè)采樣數據;100采樣模式觸發(fā)后顯示前64個(gè)采樣數據。清除采樣信號低有效,開(kāi)始一個(gè)新的采樣觸發(fā)。經(jīng)過(guò)調試,該邏輯分析儀采樣頻率為100 MHz。在輸入采樣信號的情況下,能夠得到比較不錯的波形。圖7是在該采樣頻率下觀(guān)察到的波形。

6 結語(yǔ)

結果表明,該邏輯分析儀以每8個(gè)像素為單元作為一個(gè)采樣數據的顯示長(cháng)度,最多16路信號捕獲輸入通道,1路信號觸發(fā)通道,3種信號采樣模式,數據的分析范圍和質(zhì)量得到提高,可方便科研、教學(xué)使用。



關(guān)鍵詞: 采樣模式 邏輯分析儀 FPGA

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>