基于NiosⅡ軟核的嵌入式多路視頻點(diǎn)播系統
引言
本文引用地址:http://dyxdggzs.com/article/268262.htmVOD (視頻點(diǎn)播)技術(shù)為人們提供了一種交互式的信息獲取方式,并隨著(zhù)技術(shù)的完善不斷擴展著(zhù)其應用范圍和影響力。
傳統的VOD系統主要是以服務(wù)器作為視頻的信息源,通過(guò)局域網(wǎng)進(jìn)行點(diǎn)播,適合服務(wù)于住宅小區或公營(yíng)機構。而對于缺乏網(wǎng)絡(luò )支持、移動(dòng)性較強的環(huán)境,如公共交通工具,傳統的VOD系統顯然難以實(shí)現。
本文針對特定的用戶(hù)環(huán)境,提出采用Altera的SOPC(片上可編程系統)解決方案,利用NiosⅡ軟核處理器和FPGA(現場(chǎng)可編程門(mén)陣列)配置靈活、 IP資源豐富、硬件設計和軟件編程方便的特點(diǎn),通過(guò)擴展IDE(集成開(kāi)發(fā)環(huán)境)接口,以硬盤(pán)作為存儲媒介,實(shí)現多路VOD系統的設計方案。該系統體積小、成本相對低廉,體現了嵌入式電子產(chǎn)品的優(yōu)勢。與傳統的VOD系統相比,使用范圍更具針對性,裝配更靈活,升級擴展更方便,具有很廣闊的前景。
1 系統功能劃分
該系統從功能上可劃分為系統控制核心、多路視頻數據讀取單元、視頻解碼模塊和用戶(hù)點(diǎn)播終端4個(gè)部分。
1.1 系統控制核心
系統以NiosⅡ軟核為控制核心,主要負責硬盤(pán)初始化、提取視頻節目簇鏈、生成節目列表、人機交互控制等工作。上電后,NiosⅡ控制器先初始化硬盤(pán)的傳輸模式和讀寫(xiě)狀態(tài),然后讀取主引導記錄,尋址到基本分區的操作系統引導記錄區,計算保留扇區和FAT(文件分配表)大小,分別得到FAT和根目錄的入口。對目錄樹(shù)上的文件進(jìn)行分析后,提取出視頻文件的文件名、文件首簇,根據首簇指針再次查找FAT,追溯出文件的簇鏈,最后燒寫(xiě)到Flash存儲器中。完成以上工作后,初始化中斷,對用戶(hù)端進(jìn)行輪詢(xún),等待用戶(hù)請求,分析用戶(hù)指令包,作出相應響應。
1.2 多路視頻數據讀取
為實(shí)現海量視頻數據的存取,該系統需外擴展硬盤(pán)作為存儲介質(zhì)。通過(guò)用戶(hù)自定義的硬盤(pán)DMA(直接存儲器存取)控制模塊實(shí)現對硬盤(pán)數據的讀寫(xiě),功能包括為上層程序提供控制硬盤(pán)和多路數據輸出的接口,產(chǎn)生硬盤(pán)DMA操作狀態(tài)機信號。數據從硬盤(pán)讀出后,以乒乓操作的方式交替存儲在兩片SRAM中,內存中的數據按照對應的輸出端口并行排列。同時(shí),根據用戶(hù)終端提出的點(diǎn)播需求,數據往點(diǎn)播端口扇出。
1.3 視頻解碼
本系統采用外擴展的視頻解碼板作為硬解碼模塊。解碼芯片是LSI LOGIC公司CL680視頻CDMPEG 1音頻/視頻解碼器。該芯片以CL480/484架構為基礎,用于MPEG-1音頻/視頻解碼,整合數字NTSC/PAL編碼功能和加強KTV功能。
1.4 用戶(hù)點(diǎn)播終端
為解決多用戶(hù)終端遠距離通信的問(wèn)題,系統采用RS-485收發(fā)器作為主機與用戶(hù)點(diǎn)播終端的連接橋梁。RS-485收發(fā)器采用平衡發(fā)送和差分接收,具有抑制共模干擾的能力,加上接收器的高靈敏度,能檢測低達200 mV的電壓,極大地提高信號傳播的可靠性。
主機與終端間的通信方式采用類(lèi)似令牌總線(xiàn)的通信協(xié)議。主機不斷發(fā)出查詢(xún)包,收到查詢(xún)包的客戶(hù)端被賦予發(fā)送控制命令的權限,客戶(hù)端可選擇發(fā)送命令或直接丟棄查詢(xún)包,這樣就避免了多個(gè)客戶(hù)端同時(shí)向總線(xiàn)發(fā)送數據、導致通信失敗的情況。
系統采用MB90092視頻字符疊加模塊,在用戶(hù)終端屏幕中疊加功能菜單,建立友好的用戶(hù)操作界面,用戶(hù)可通過(guò)控制面板進(jìn)行點(diǎn)播操作。
2 系統設計
2.1 系統硬件結構
系統硬件結構如圖1所示。

實(shí)現對硬盤(pán)的控制及兩片內存的乒乓控制,系統使用了定制的DMA控制模塊,通過(guò)SOPC Builder軟件,以用戶(hù)邏輯形式掛到Avalon總線(xiàn)上。
2.1.1 DMA控制模塊
DMA控制模塊框圖如圖2所示。

DMA 控制模塊主要功能是控制硬盤(pán)進(jìn)行多路視頻數據的并發(fā)傳輸。為保證視頻質(zhì)量,需考慮到數據讀寫(xiě)速度的提高。本系統采用按照ATA/ATAPI-6協(xié)議編寫(xiě)的 DMA模塊,控制置硬盤(pán)以Ultra-DMA方式傳輸數據,可實(shí)現最大傳輸速率為66 Mbit/s,滿(mǎn)足多路MPEG-1視頻碼流的并發(fā)傳輸。除了解決傳輸速率問(wèn)題,該系統涉及到同時(shí)處理多路數據的讀寫(xiě),因此引入相應的功能子模塊,以乒乓操作的方式控制兩片SRAM的讀寫(xiě),并對多路數據的存儲分區進(jìn)行地址管理。
模塊的主要子模塊有DMA控制器、DMA狀態(tài)機、switch和SRAM控制器。
DMA控制器作為Avalon總線(xiàn)與硬盤(pán)的接口,主要功能是接收上層程序的控制命令,再對硬盤(pán)的控制寄存器進(jìn)行讀寫(xiě),在NiosⅡ程序的控制下將硬盤(pán)的傳送模式設置為Ultra-DMA模式進(jìn)行數據傳輸。
DMA 狀態(tài)機模塊是根據T13小組發(fā)布ATA(ATA/ATAPI-6)文檔為設計標準,用Verilog HDL(硬件描述語(yǔ)言)實(shí)現的有限狀態(tài)機。在控制終端的設置下傳輸方式轉為Ultra-DMA模式后,硬盤(pán)向控制器發(fā)出DMA請求,此時(shí)DMA狀態(tài)機啟動(dòng)。主機端向硬盤(pán)發(fā)送響應信號,握于成功,解除DMA STOP狀態(tài),同時(shí)使IDE_HDMARDY有效表示主控端已準備好。接著(zhù),數據流從硬盤(pán)流出,并發(fā)出一雙沿鎖存信號,SRAM控制器在該信號控制下將數據鎖存入內存。直到DMA請求結束,STOP信號生效,DMA傳輸結束。整個(gè)過(guò)程遵守ATAPI-6協(xié)議,使用Verilog HDL描述出硬盤(pán)DMA傳輸過(guò)程的時(shí)序。
pid控制相關(guān)文章:pid控制原理
pid控制器相關(guān)文章:pid控制器原理
評論