<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 新品快遞 > Altera與MathWorks為Altera SoC提供基于模型設計的統一工作流程

Altera與MathWorks為Altera SoC提供基于模型設計的統一工作流程

作者: 時(shí)間:2014-11-13 來(lái)源:電子產(chǎn)品世界 收藏

  公司今天宣布,使用的業(yè)界標準工作流程,為其基于A(yíng)RM的提供新支持。 2014b版包括了適用于 的自動(dòng)、高度集成、基于模型設計的設計工作流程。設計人員使用這一流程可以在高級編程環(huán)境中加速 中的算法設計,節省了數星期的開(kāi)發(fā)時(shí)間。

本文引用地址:http://dyxdggzs.com/article/265272.htm

  信號處理應用資深策略師Ken Karnofsky說(shuō):“今天的發(fā)布極大的拓展了我們與Altera的合作,使我們的客戶(hù)能夠迅速方便的采用Altera SoC帶來(lái)的性能和系統級優(yōu)勢。工程師現在擁有了非常自動(dòng)化的SoC工作流程,在MATLAB和Simulink中對算法建模,采用系統測試臺進(jìn)行仿真,劃分硬件和軟件子系統,生成C和HDL代碼,通過(guò)Altera設計工具和開(kāi)發(fā)套件進(jìn)行原型開(kāi)發(fā)。”

  利用高度集成的硬件和軟件工作流程,編程人員面向集成在A(yíng)ltera SoC FPGA中的FPGA和ARM處理器進(jìn)行算法仿真、原型開(kāi)發(fā)、驗證和實(shí)現。設計流程自動(dòng)生成FPGA、處理器系統和軟件驅動(dòng)之間的接口。MathWorks在兩款代碼生成產(chǎn)品中支持Altera SoC ——HDL Coder™和嵌入式Coder®工具。在單一開(kāi)發(fā)環(huán)境下,工程師使用HDL編碼器產(chǎn)生定制IP內核,配置SoC的可編程邏輯部分,而嵌入式編碼器用于生成運行在基于A(yíng)RM硬核處理器系統上的C/C++代碼。

  

Altera SoC

 

  在面向Altera SoC的基于模型設計的環(huán)境下,設計人員可以繼續使用熟悉的設計環(huán)境來(lái)加速設計過(guò)程,但不需要成為經(jīng)驗豐富的硬件工程師。設計人員采用Altera SoC能夠加速器件中FPGA部分的算法,而同時(shí)在A(yíng)RM處理器中運行設計的其他部分。2014b版包括對Altera低成本Cyclone® V SoC的自動(dòng)支持,支持Cyclone V SoC開(kāi)發(fā)板自動(dòng)編程。

  Altera嵌入式軟件市場(chǎng)總監Joerg Bertholdt評論說(shuō):“我們非常高興MathWorks能夠為我們的SoC提供這一新款設計支持。我們SoC有牢固的基礎,基于優(yōu)異的體系結構、業(yè)界標準開(kāi)發(fā)工具和眾多的操作系統支持。MathWorks提供的基于模型設計的流程加入到我們的SoC生態(tài)系統中,方便了設計人員的使用,使他們受益于這類(lèi)器件帶來(lái)的高性能和低功耗。”

c++相關(guān)文章:c++教程




關(guān)鍵詞: Altera MathWorks SoC

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>