<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 賽靈思三十周年專(zhuān)題 > Xillinx30年:以強大的All Programmable生態(tài)滲入我們的生活

Xillinx30年:以強大的All Programmable生態(tài)滲入我們的生活

——
作者: 時(shí)間:2014-05-15 來(lái)源:電子產(chǎn)品世界 收藏

  打造All Programmable生態(tài)

本文引用地址:http://dyxdggzs.com/article/246914.htm

  的成就,不止是發(fā)明了,也不止是繁榮了,更值得尊敬的是將的生態(tài)系統建立起來(lái),成為目前幾個(gè)最重要的主處理平臺生態(tài)中最具發(fā)展活力又恰是最年輕的一個(gè)。

  28nm,對FPGA來(lái)說(shuō),幾乎可以稱(chēng)得上是劃時(shí)代的改變。28nm之后,在FPGA的硬件資源極大豐富的前提下,靈活性、高集成度和差異化在電子開(kāi)發(fā)中的價(jià)值變得格外珍貴。恰恰是在這個(gè)關(guān)鍵節點(diǎn)上,再度重新定義了FPGA的發(fā)展新方向。 從產(chǎn)品上來(lái)說(shuō), 28nm開(kāi)始,和全球頂尖的代工廠(chǎng)TSMC聯(lián)手, 先是開(kāi)發(fā)了全球首個(gè)HPL高性能低功耗工藝并推出了基于該工藝的同一工藝統一平臺的28nm FPGA三大產(chǎn)品系列,為FPGA的選型和低中高端的設計遷移提供了可貴的便捷優(yōu)勢;然后是集成雙ARM 處理器內核的Zynq-7000 SoC產(chǎn)品系列,不僅為Xilinx打開(kāi)了嵌入式應用的大門(mén),而且也通過(guò)硬件、軟件和 I/O 可編程性為嵌入式處理器市場(chǎng)提供了可擴展的系統級差異、集成和靈活性?xún)?yōu)勢; 再接著(zhù)就是基于堆疊硅片互聯(lián)(SSI)技術(shù)推出的3D IC Virtex-7系列器件,以及第二代的Virtex® UltraScale 3D IC 和 Kintex® UltraScale 3D IC, 這些業(yè)界唯一的兩代同構和異構3D IC 產(chǎn)品系列,從技術(shù)打破了摩爾定律的限制,實(shí)現了一系列可以滿(mǎn)足最嚴格設計要求的功能和行業(yè)最高的邏輯密度、帶寬、片上資源及突破性的系統集成。再然后就是行業(yè)首個(gè)級UltraSale FPGA架構以及基于該架構的全新20nm Kintex UltraScale和 Virtex UltraScale產(chǎn)品系列的推出,為FPGA取代 和ASSP吹響了全面進(jìn)軍的號角。與打造強大的產(chǎn)品組合所同步進(jìn)行的, 是為釋放這些強大的產(chǎn)品無(wú)限的潛力所打造的以 IP及系統為中心的新一代顛覆性設計環(huán)境 Vivado 設計套件及推動(dòng)設計抽象化和自動(dòng)化的UltraFast 設計方法的全面普及。 從“Programmable Logic Devices”到 “All Programmable Logic Devices”, 賽靈思重構了一個(gè)FPGA發(fā)展的全新的生態(tài)圈,將All Programmable FPGA,All Programmable SoC, All Programmable 3D IC 和類(lèi)架構完全納入到一個(gè)體系中, 致力于不僅僅是硬件工程師, 而是硬件、軟件、系統級工程師都能夠使用的系統級的Smarter Solution, 打造支持人們享受更智能數字生活的網(wǎng)絡(luò )和視覺(jué)系統。 而這個(gè)體系的核心體現,就是在賽靈思公司Logo上悄然增加的那個(gè)名詞:“All Programmable”。

  “All Programmable”正式宣告的,是基于FPGA生態(tài)系統的確立,在釋放了可編程器件全面的系統級能力的同時(shí),全新的Vivado開(kāi)發(fā)工具不僅能加速可編程邏輯和 IO 的設計速度,而且還可提高可編程系統的集成度和實(shí)現速度,讓器件能夠集成 3D堆疊硅片互聯(lián)技術(shù)、ARM 處理系統、模擬混合信號 (AMS) 和絕大大部分半導體IP 核。Vivado 設計套件突破了可編程系統集成度和實(shí)現速度兩方面的重大瓶頸,將FPGA的開(kāi)發(fā)效率在汽車(chē)、消費類(lèi)、工業(yè)控制、有線(xiàn)與無(wú)線(xiàn)通信、醫療等眾多應用中大幅提升。

  28nm之后的突然幾次提速,不僅讓競爭對手措手不及,更讓賽靈思的FPGA在諸多全新的應用領(lǐng)域大放異彩,看看現在“All Programmable”生態(tài)系統中加入的廠(chǎng)商,ARM,ADI,NI等都是各自產(chǎn)業(yè)鏈的領(lǐng)導者,MathWorks,Synopsys,Cadence等軟件廠(chǎng)商,幾乎涵蓋了所有開(kāi)發(fā)環(huán)境和平臺,嵌入式開(kāi)發(fā),模擬技術(shù)融合,測試應用擴展及圖形化編程支持,這樣龐大的生態(tài)系統,作為電子設計開(kāi)發(fā)者,不得不由衷感謝賽靈思為FPGA用戶(hù)提供的如此多的技術(shù)支持,更堅定了用戶(hù)選擇FPGA作為其面向未來(lái)應用的處理核心的決心。

  30年的賽靈思公司,用25年將FPGA培育成一個(gè)通用的處理平臺,在最近的4年時(shí)間里,不僅完全革新了FPGA這個(gè)產(chǎn)品概念的內核和外延,更是建立了一個(gè)成熟強大的“All Programmable”生態(tài)。我們已經(jīng)無(wú)法去想象再過(guò)5年后的FPGA和賽靈思公司還會(huì )帶給我們多少驚喜,多少驚人的創(chuàng )新,也許我們需要做的,除了感謝賽靈思公司全體員工的努力,更要享受一種幸福,那就是借助“All Programmable”生態(tài)中功能強大又易于開(kāi)發(fā)的強大產(chǎn)品組合,去和賽靈思一起開(kāi)發(fā)出能夠讓生活更美好的創(chuàng )新應用!


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: 賽靈思 FPGA ASIC

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>