<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 電源與新能源 > 設計應用 > 擁有68億個(gè)晶體管的大容量FPGA的設計實(shí)現

擁有68億個(gè)晶體管的大容量FPGA的設計實(shí)現

作者: 時(shí)間:2014-01-18 來(lái)源:網(wǎng)絡(luò ) 收藏

前不久,賽靈思(Xilinx)公司推出了目前業(yè)界容量最大的可編程邏輯器件—Virtex-7 2000T,并開(kāi)始向客戶(hù)供貨。Virtex-7 2000T擁有68億個(gè),200萬(wàn)個(gè)邏輯單元,相當于2,000萬(wàn)門(mén)ASIC。這也是賽靈思首款采用獨特的堆疊硅片互連(SSI)技術(shù)的。

本文引用地址:http://dyxdggzs.com/article/226807.htm

堆疊硅片互連架構解析

賽靈思是第一家采用堆疊硅片互聯(lián)(SSI)技術(shù)制成商用的公司,該公司全球高級副總裁亞太區執行總裁湯立人表示,SSI技術(shù)的應用成就了賽靈思大容量FPGA,而2.5D IC堆疊技術(shù)的率先應用,使得賽靈思能夠為客戶(hù)提供兩倍于同類(lèi)競爭產(chǎn)品的容量并超越摩爾定律的發(fā)展速度。

湯立人認為,如果沒(méi)有SSI技術(shù),至少要等到下一代工藝技術(shù),才有可能在單個(gè)FPGA中實(shí)現如此大的容量。就通常新一代產(chǎn)品的推出而言,SSI 至少提前一年將賽靈思的最大型28nm器件交付給了客戶(hù),這對 ASIC和ASSP仿真和原型而言尤其重要。

湯立人介紹說(shuō),2.5D芯片堆疊技術(shù)是指在無(wú)源器件上堆疊有源芯片,是主動(dòng)芯片和被動(dòng)芯片的堆疊;而3D芯片堆疊技術(shù)是指在有源芯片上堆疊有源芯片,是主動(dòng)芯片和主動(dòng)芯片的堆疊。賽靈思打造的2.5D堆疊技術(shù)是在無(wú)源硅中介層上并排幾個(gè)硅切片(有源切片),該切片再由穿過(guò)中階層的金屬連接,與印制電路板上不同 IC通過(guò)金屬互連通信的方式類(lèi)似。賽靈思是通過(guò)將四個(gè)不同 FPGA芯片在無(wú)源硅中介層上互聯(lián),從而構建了業(yè)界目前最大容量的可編程邏輯器件,解決了無(wú)缺陷大型單芯片的制造挑戰。

此外, 由于芯片在硅中介層上并排放置,SSI技術(shù)能夠避免多個(gè)芯片堆疊造成的功耗和可靠性問(wèn)題。中介層在每個(gè)芯片間提供10,000多個(gè)高速互連,可支持各種應用所需要的高性能集成。

據了解,SSI技術(shù)的真正優(yōu)勢在于,雖然2000T由4個(gè)切片組成,但它仍保持著(zhù)傳統FPGA的使用模式,設計人員可通過(guò)賽靈思工具流程和方法將該器件作為一款極大型FPGA進(jìn)行編程。這樣設計師可以方便清晰地設計所需要的產(chǎn)品,而且采用這種構架可節約很大一部分空間,設計師可以根據需要再增添所需要的器件。

此次賽靈思推出的Virtex-7 2000TFPGA采用的是2.5D IC堆疊技術(shù),而不是之前提到的3D IC技術(shù),湯立人的解釋是:“賽靈思同樣看好不帶中介層的完全3D IC 堆疊技術(shù)前景,但目前3D IC技術(shù)面臨著(zhù)諸多的挑戰,該技術(shù)在整個(gè)產(chǎn)業(yè)中實(shí)現標準化還要花更長(cháng)的時(shí)間,3D要真正實(shí)現量產(chǎn)還需2年~3年的時(shí)間?!?/p>

擁有68億個(gè)晶體管的大容量FPGA的設計實(shí)現

湯立人說(shuō),采用SSI技術(shù),讓賽靈思跑在了FPGA廠(chǎng)商的前頭,也使賽靈思讓器件的發(fā)展步伐超過(guò)了摩爾定律的速度。加速取代ASIC和ASSP

Virtex-7 2000TFPGA除具有68億個(gè)、200萬(wàn)個(gè)邏輯單元外,還包括含有305,400個(gè)可配置邏輯塊(CLB),分布式RAM容量高達21,550KB。它共有2160個(gè)DSP slice、46,512個(gè)BRAM、24個(gè)時(shí)鐘管理模塊、4個(gè)PCIe模塊、36個(gè)GTX收發(fā)器(每個(gè)性能達12.5Gbps)、24個(gè)I/O bank和1200個(gè)用戶(hù)I/O。在降低功耗方面,賽靈思采用的是28nm HPL工藝,靜態(tài)時(shí)功耗為5W,工作時(shí)的功耗僅為19W。

湯立人告訴記者,在28nm工藝技術(shù)節點(diǎn),ASIC或ASSP的NRE超過(guò)5000萬(wàn)美元,而ASIC修改則可能將成本再提升近一半。因此,除非面向最穩定的大批量市場(chǎng)應用,否則ASIC和ASSP的設計只會(huì )越來(lái)越少被采用。此外,競爭和縮短產(chǎn)品上市時(shí)間等這些市場(chǎng)壓力也為定制ASIC的開(kāi)發(fā)帶來(lái)了挑戰。在此情況下,用一個(gè)Virtex-72000T器件來(lái)替代ASIC,就能實(shí)現所需要的系統性能和功能。例如,客戶(hù)利用賽靈思Virtex-7 2000TFPGA替代大容量ASIC,在總體投入成本相當的情況下,可把開(kāi)發(fā)時(shí)間提高2/3(ASIC開(kāi)發(fā)時(shí)間長(cháng)達3年);同時(shí)創(chuàng )建集成系統,提高系統帶寬,并因此避免了I/O互連而大幅降低功耗。此外還可以加速先進(jìn)ASIC系統的原型設計和模擬仿真。

此時(shí),設計人員可以集中精力進(jìn)行設計,而無(wú)需再擔心什么小錯誤會(huì )導致災難性的返工修改。此外,Virtex-7 2000T具有可重編程性,如果設計人員犯了錯誤,對器件重新編程就可以了。

目前,SSI技術(shù)已成為賽靈思戰略規劃的一部分,未來(lái)一年中,賽靈思還計劃通過(guò)技術(shù)創(chuàng )新,再推出Virtex-7 HTFPGA系列以及SSI 配置。



關(guān)鍵詞: 晶體管 FPGA

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>