基于MEMS和FPGA的移動(dòng)硬盤(pán)數據加解密系統
4. ATA 協(xié)議控制器的實(shí)現
從密碼認證通過(guò),枚舉開(kāi)始的那一刻起,USB 控制器得到了對硬盤(pán)的訪(fǎng)問(wèn)權。 根據 ATA 協(xié)議,對支持Ultra DMA 傳輸方式的IDE 硬盤(pán)而言,操作歸結為兩種,對硬盤(pán)接 口寄存器讀寫(xiě)以及對硬盤(pán)扇區進(jìn)行Ultra DMA 批量扇區。為了對硬盤(pán)數據進(jìn)行加解密,我們把 FPGA 插入連接GPIF 接口和硬盤(pán)接口的IDE 總線(xiàn),這樣所有控制信號和數據信號都要通過(guò) FPGA,受到FPGA 的監視和控制。
FPGA 必須實(shí)現有限狀態(tài)機,能夠對信號進(jìn)行協(xié)議解析,區 分出那些需要加解密的扇區數據,也就是在Ultra DMA 傳輸過(guò)程中出現在數據總線(xiàn)上的數據。 在PIO 狀態(tài)時(shí),FPGA 讓所有信號保持直通,因而讀寫(xiě)硬盤(pán)接口寄存器的操作不受任何影響,但狀態(tài)機監測對硬盤(pán)接口寄存器的寫(xiě)入操作。一旦發(fā)現寫(xiě)入命令寄存器的命令代碼為DMA 讀 (0xC8 或0x25)或DMA 寫(xiě)(0xCA 或0x35)命令,則有限狀態(tài)機進(jìn)入DMA 狀態(tài)。
因為考慮到數據經(jīng)加解密模塊會(huì )有200ns 左右的延時(shí),如果控制信號仍然直通一定不能滿(mǎn) 足DMA 傳輸協(xié)議的時(shí)序要求,所以理想的辦法是把控制信號也延時(shí)相應的時(shí)間。
延時(shí)多少的確定很困難,況且也沒(méi)有必要,我們采取的方法是設計了三個(gè)主要模塊:數據 接收模塊、數據處理模塊和數據發(fā)送模塊,連成一條處理流水線(xiàn),這樣既能對數據流進(jìn)行完全 時(shí)序化的控制,又能維持較高的數據吞吐。如圖3 所示。數據接收模塊的任務(wù)是把硬盤(pán)發(fā)送過(guò)來(lái)的讀扇區數據或者USB 控制器發(fā)送來(lái)的寫(xiě)扇區數 據正確的接收和緩存;數據處理模塊的任務(wù)是對扇區數據進(jìn)行加密或解密處理;數據發(fā)送模塊 的任務(wù)是把處理完的結果數據發(fā)送出去。
由于數據流是雙向的,所以?xún)蓚€(gè)方向上各有一條數據收發(fā)流水線(xiàn)。在一次DMA 傳輸中,只有一條流水線(xiàn)是工作的,且它們暫時(shí)獲得IDE 總線(xiàn)的控制權?! 〔皇б话阈?,我們討論下執行DMA 讀命令的全過(guò)程。首先,在PIO 狀態(tài)下將DMA 讀命 令的代碼0xC8(或0x25)寫(xiě)入硬盤(pán)的命令寄存器。此后狀態(tài)機進(jìn)入DMA 讀狀態(tài),總線(xiàn)切換給 DMA 讀數據接收模塊和DMA 讀數據發(fā)送模塊。DMA 讀數據接收模塊與硬盤(pán)進(jìn)行握手確認, 啟動(dòng)UDMA 讀傳輸,此后每當硬盤(pán)DMA strobe 信號(DMA 同步信號)發(fā)生跳變,就對16 位 硬盤(pán)數據總線(xiàn)進(jìn)行采樣,并更新CRC 接收校驗;每采樣8 次則整合成一個(gè)128 位并行數據,提 供給AES 解密模塊,該模塊取走這128 位數據開(kāi)始新一輪AES 解密迭代運算,同時(shí)輸出前一 輪處理完的128 位解密數據,并拆分為8 個(gè)16 位并行數據,陸續存入一個(gè)16 位寬的FIFO。與 此同時(shí),DMA 讀數據發(fā)送模塊查詢(xún)到FIFO 中出現了數據,就開(kāi)始不斷的從中讀取,并放在16 位數據總線(xiàn)上提供給USB 控制器,每放一次數據,便翻轉一次DMA strobe 電平使得USB 控制 器的GPIF 接口能夠同步接收數據,同時(shí)更新CRC 發(fā)送校驗。
當硬盤(pán)把所有指定數量的加密數據都發(fā)送給FPGA 后會(huì )收到FPGA 的CRC 接收校驗反饋, 若與硬盤(pán)內部的CRC 校驗一致,則硬盤(pán)認為這次DMA 讀命令被正確執行。
當 FPGA 把所有處理完的解密數據都發(fā)送給USB 控制器后也會(huì )收到USB 控制器的CRC 校 驗反饋,若與FPGA 內部的CRC 發(fā)送校驗一致,則可以認為一次完整的含解密的DMA 讀命令 被正確執行。
圖 3 中的全局控制狀態(tài)機負責整個(gè)系統的控制和協(xié)調,它實(shí)時(shí)的監測PIO 寫(xiě)入命令,并在恰當的時(shí)機把IDE 總線(xiàn)控制權切換給加密流水線(xiàn)或解密流水線(xiàn)。當加解密流水線(xiàn)執行完一次 DMA 傳輸命令后,總線(xiàn)控制權會(huì )重新交還給全局控制狀態(tài)機。
評論