一種基于FPGA的NoC驗證平臺的構建
圖4給出了在不同流量模型下,每包4個(gè)數據片時(shí),所設計NoC的網(wǎng)絡(luò )平均吞吐量。
2)平均網(wǎng)絡(luò )延遲 對于TR收集到的最近80個(gè)數據包從發(fā)送端到接收端的延遲信息,以歸一化仿真時(shí)間為基準,計算平均網(wǎng)絡(luò )延遲:
式中,P是發(fā)包總數,每個(gè)包的延遲為L(cháng)i,那么Latency就是一段時(shí)間內的平均網(wǎng)絡(luò )延遲。
圖5給出了在不同流量模型下,在相同仿真時(shí)間段中接收到的數據包的平均網(wǎng)絡(luò )延遲。圖6給出了在相同的流量模型-均勻地址,自相似流量模型下,在相同仿真時(shí)間段中,對于每包分片不同時(shí)的平均網(wǎng)絡(luò )延遲。
評論