高準確度可程控延遲快前沿外觸發(fā)脈沖信號源的設計
設計原理
隨著(zhù)各種高新前沿技術(shù)的迅猛發(fā)展,傳統設計的固定延遲時(shí)間的快前沿脈沖源,已不能滿(mǎn)足需要,常常需要在一定范圍內可對延遲時(shí)間進(jìn)行任意設置。一般講來(lái)常規的設計有兩種方法。一是將多個(gè)具有不同延遲時(shí)間的固定延遲脈沖產(chǎn)生電路單元,組合成一個(gè)可程控的電路,通過(guò)計算機的控制來(lái)獲得不同延遲時(shí)間的快沿脈沖輸出,但很難達到高準確度的延遲時(shí)間和較好的快沿特性以及較高的脈沖形狀的一致性。主要原因是在多個(gè)固定延遲單元電路的接入點(diǎn)處,不管是電子式還是機械式開(kāi)關(guān),其接觸電阻都是一個(gè)隨機參數,并且該參數還受到電路周?chē)h(huán)境的影響,從而使輸出的脈沖前沿和延遲時(shí)間產(chǎn)生較大的隨機誤差,并且很難消除。而且采用這種方法所設計的電路復雜、體積也較大。二是制作一個(gè)具有較長(cháng)延遲時(shí)間的脈沖產(chǎn)生電路,在電路的不同延遲時(shí)間部位處引出具有不同延遲時(shí)間的信號,再由計算機根據用戶(hù)的需求,將所需延遲時(shí)間的脈沖接入后續的輸出放大電路,以獲得所需的信號。這種設計方法仍然存在前一種設計方法中相同的問(wèn)題,而且對工藝提出了更高的要求。傳統方法的電路是用分離元件構成和傳統工藝制作,要獲得納秒級延遲時(shí)間的脈沖是十分困難的。
DALLAS公司的DS1023S可編程延遲線(xiàn)芯片既具有長(cháng)延遲的快沿脈沖延遲電路的各種性能,又具有與計算機通訊和接受控制的特性,采用這種芯片,可以設計出高準確度可程控延遲快沿脈沖信號源。
系統原理及組成
本脈沖信號源主要由納秒級延遲脈沖產(chǎn)生放大輸出電路、微秒級延遲脈沖產(chǎn)生放大輸出電路以及系統控制電路三部分組成。納秒級延遲脈沖產(chǎn)生放大輸出電路和微秒級延遲脈沖產(chǎn)生放大輸出電路是兩個(gè)完全獨立的電路,它們可以同時(shí)使用。納秒級和微秒級的延遲時(shí)間均可以通過(guò)鍵盤(pán)進(jìn)行設置,并通過(guò)各自的顯示器進(jìn)行顯示。高準確度可程控延遲快前沿脈沖信號源原理框圖如圖1所示。
納秒級延遲脈沖產(chǎn)生放大輸出電路
納秒級延遲脈沖產(chǎn)生放大輸出電路由觸發(fā)脈沖整形電路、納秒級參考和延遲脈沖形成電路,以及參考與延遲脈沖輸出放大電路組成。
觸發(fā)脈沖整形電路完成對由外觸發(fā)輸入端送入的±(5~25)V脈沖信號的整形鎖定,形成一個(gè)具有一定前沿和寬度的規則脈沖送入納秒級參考和延遲脈沖形成電路的輸入端。原理如圖2所示。
納秒級參考和延遲脈沖形成電路產(chǎn)生參考脈沖和延遲時(shí)間在0~250ns步進(jìn)為1ns的延遲脈沖,由DS1023S構成。DS1023S是一個(gè)8位可編程延遲芯片,延遲時(shí)間可由計算機通過(guò)并行方式或串行方式進(jìn)行編程控制。由于系統控制相對簡(jiǎn)單,故選用實(shí)時(shí)功能較強的單片機97C2051作為系統的中心處理器。DS1023S與97C2051單片機接口如圖3所示。為了獲得高準確度的延遲,采用DS1023S提供的延遲參考輸出功能,可以最大限度的減少當輸入信號電平發(fā)生變化時(shí),輸入到輸出間的測量延遲時(shí)間將會(huì )因過(guò)渡時(shí)間的變化而發(fā)生的顯著(zhù)改變,同時(shí)還可消除零步長(cháng)延遲時(shí)因工作溫度系數變化而引起的不利影響。DS1023-100設置于并行編程工作方式,所需的設置數據由總線(xiàn)驅動(dòng)器74HC244送74HC573鎖存后輸出到DS1023S的并口輸入端,DS1023S根據并口輸入端的數據對輸入脈沖進(jìn)行延遲。DS1023S的REF/PWM和OUT/OUT端分別產(chǎn)生出納秒級的參考輸出脈沖和納秒級的延遲輸出脈沖,經(jīng)驅動(dòng)后送輸出放大電路。
參考脈沖與延遲脈沖輸出放大電路是一個(gè)脈沖變壓器藕合的脈沖放大器,主要完成對參考脈沖和延遲脈沖進(jìn)行整形放大的功能,電路如圖4所示。由前級脈沖產(chǎn)生電路產(chǎn)生的參考和延遲脈沖經(jīng)過(guò)本電路的整形和放大后,各自輸出一個(gè)幅度為25V、脈寬為200ns、上升時(shí)間為4.5ns的脈沖。
微秒級參考和延遲脈沖產(chǎn)生放大輸出電路
微秒級參考和延遲脈沖產(chǎn)生放大輸出電路主要由觸發(fā)脈沖整形電路、參考脈沖產(chǎn)生電路、10MHz時(shí)鐘產(chǎn)生器、延遲脈沖產(chǎn)生電路和參考脈沖與延遲脈沖放大輸出等電路組成。延遲時(shí)間可在0~999μs范圍內設置,最小步進(jìn)為1μs,原理見(jiàn)圖5。
觸發(fā)脈沖整形電路與納秒級的觸發(fā)脈沖整形電路相同。
參考脈沖產(chǎn)生電路由一個(gè)D觸發(fā)器構成。當觸發(fā)脈沖到來(lái)時(shí),它直接產(chǎn)生出所需的參考脈沖,該脈沖除了作為參考脈沖信號外,還作為延遲脈沖產(chǎn)生電路的觸發(fā)信號。
10MHz時(shí)鐘產(chǎn)生器是為了給延遲脈沖產(chǎn)生電路提供計算延遲時(shí)間的1μs標準時(shí)鐘而設計的。
延遲脈沖產(chǎn)生電路由三個(gè)T4016可編程十進(jìn)制計數器構成。當作為觸發(fā)信號的參考脈沖到來(lái)時(shí)計數器就開(kāi)始計數。計數器以標準的1μs時(shí)鐘作為計數單位。當計數結束后,立即產(chǎn)生一個(gè)延遲脈沖。微秒級延遲脈沖延遲時(shí)間的設置是通過(guò)系統控制電路向可編程三位十進(jìn)制計數器電路寫(xiě)入計數值來(lái)實(shí)現的??删幊淌M(jìn)制計數器與系統接口連線(xiàn)如圖6所示。
參考脈沖與延遲脈沖放大電路主要由二級脈沖放大器和一級跟隨器組成。參考脈沖與延遲脈沖經(jīng)過(guò)進(jìn)一步的整形放大后,可實(shí)現上升時(shí)間為2μs、幅度為25V、寬度為200μs的技術(shù)指標。
系統控制電路
系統控制電路主要由單片機97C2051、總線(xiàn)驅動(dòng)器74HC244、數據鎖存器74HC273、74HC573和6個(gè)7段LED顯示器組成,完成延遲數據的設置和顯示等功能。數據傳送和數據處理由控制軟件來(lái)完成。
系統控制軟件
系統控制軟件由主程序、鍵盤(pán)掃描程序、顯示程序、延遲時(shí)間補償程序等子程序組成,主程序流程圖如圖7所示。
主程序完成系統的初始化和資源分配,以及各子程序的調用;鍵盤(pán)掃描子程序產(chǎn)生鍵盤(pán)掃描信號并進(jìn)行鍵值識別計算;顯示子程序完成延遲值的循環(huán)顯示;延遲時(shí)間補償子程序主要是針對納秒級參考與延遲脈沖的,根據系統硬件調試結果對零延遲進(jìn)行補償,以進(jìn)一步提高延遲時(shí)間準確度。
結束語(yǔ)
該系統由于使用了先進(jìn)的可編程延遲芯片,電路結構簡(jiǎn)單,延遲時(shí)間可任意設置,延遲準確度高,抗干擾能力強。另外由于采用單片機作為控制部件,使該儀器操作簡(jiǎn)單方便,功能更易擴展。
電容式觸摸屏相關(guān)文章:電容式觸摸屏原理
評論