<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設計應用 > SPI4.2總線(xiàn)應用和調試

SPI4.2總線(xiàn)應用和調試

作者: 時(shí)間:2013-12-04 來(lái)源:網(wǎng)絡(luò ) 收藏

總線(xiàn)(System Packet Interface,系統間數據包接口)是一種速度高達10 Gb/s的芯片間互連總線(xiàn),主要應用于A(yíng)TM信元傳輸、POS(Packet Over SONET/SDH,基于SONET/SDH的包傳輸)和10 Gb/s以太網(wǎng)等高端場(chǎng)合。特別在通信領(lǐng)域,很多高端處理器和網(wǎng)絡(luò )處理器,如Intel公司的IXP2800、Cavium公司的多內核處理器CN58xx系列、NetLogic公司的XLR732、Broadcom的BCM1480,幾乎都集成了接口,以提高芯片的吞吐能力,適應通信產(chǎn)業(yè)朝著(zhù)LTE(長(cháng)期演進(jìn))發(fā)展的需求。還有眾多的物理層芯片,例如Cortina公司的CS1331,可以將總線(xiàn)轉換成8個(gè)千兆以太網(wǎng)接口。SPI4.2總線(xiàn)之所以被眾多的高端芯片所采用,與其高速、靈活、可靠的特性是密不可分的。

  1 SPI4.2總線(xiàn)基本原理

  SPI4.2總線(xiàn)是一種芯片間的互連總線(xiàn),連接芯片的鏈路層和物理層模塊。其工作時(shí)鐘是源同步雙邊沿觸發(fā)時(shí)鐘,至少為311 MHz。圖1是使用SPI4.2總線(xiàn)連接兩個(gè)芯片的示意圖??梢?jiàn),SPI4.2總線(xiàn)的信號在發(fā)送和接收方向完全對稱(chēng)而又互相獨立,數據鏈路和狀態(tài)鏈路分開(kāi),并且其時(shí)鐘也是完全分開(kāi)的。因此,該總線(xiàn)不僅適合于雙向通道,而且適合于只收不發(fā)或者只發(fā)不收的單向通道。

  

SPI4.2連接示意圖

  圖1 SPI4.2連接示意圖

  SPI4.2總線(xiàn)具有以下特點(diǎn):

 ?、?點(diǎn)對點(diǎn)互連,收發(fā)數據鏈路寬度為16位。

 ?、?發(fā)送和接收模塊的信號各分為兩組,即數據信號和狀態(tài)信號,分別對應數據鏈路和狀態(tài)鏈路,每個(gè)鏈路具有自己的時(shí)鐘。數據鏈路發(fā)送和接收數據,狀態(tài)鏈路傳輸相應鏈路的狀態(tài)信息。

 ?、?數據鏈路包含DCLK、DAT[15:0]和CTL三種LVDS(低壓差分傳輸)信號。前面加“T”表示信號屬于發(fā)送模塊,加“R”表示信號屬于接收模塊。以發(fā)送模塊為例,TDCLK是雙邊沿觸發(fā)時(shí)鐘,TCTL是控制信號,TDAT[15:0]承載了數據和控制信息。當TCTL為高電平時(shí),TDAT[15:0]傳送的是數據包;當TCTL為低電平時(shí),TDAT[15:0]傳送的是控制包。數據采用DIP4校驗交織碼。

 ?、?狀態(tài)鏈路包括SCLK時(shí)鐘信號和STAT[1:0]狀態(tài)信號,信號類(lèi)型是LVTTL或LVDS。SPI4.2 發(fā)送時(shí)序如圖2所示。如果選擇LVTTL,則SCLK時(shí)鐘頻率是數據鏈路時(shí)鐘速率的1/4。如果選擇LVDS,則SCLK時(shí)鐘頻率和數據鏈路時(shí)鐘頻率相同。下文中均以L(fǎng)VDS為例進(jìn)行闡述。狀態(tài)鏈路主要用于流控。

 ?、?接收和發(fā)送模塊都含有一個(gè)FIFO隊列,用于緩存數據,隊列長(cháng)度由芯片設計而定。隊列的狀態(tài)信息通過(guò)狀態(tài)鏈路周期性地發(fā)送,接收模塊和發(fā)送模塊的狀態(tài)信息是獨立的。狀態(tài)信息附加了DIP2交織校驗碼,以提高傳輸可靠性。

  

SPI4.2總線(xiàn)應用和調試

  圖2 SPI4.2 發(fā)送時(shí)序


上一頁(yè) 1 2 3 4 下一頁(yè)

關(guān)鍵詞: SPI4.2 總線(xiàn)應用 調試

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>