EEPW首頁(yè) >>
主題列表 >>
原型驗證
原型驗證 文章 進(jìn)入原型驗證技術(shù)社區
新思科技推出業(yè)內首款硬件仿真與原型驗證統一系統
- 新思科技近日宣布推出業(yè)內首款基于其ZeBu? EP1硬件仿真系統的硬件仿真與原型驗證統一硬件系統,致力為SoC驗證和前期軟件開(kāi)發(fā)提供更高水平的性能和靈活性。新思科技ZeBu EP1是業(yè)內領(lǐng)先的十億門(mén)級硬件仿真系統,添加原型驗證功能后,客戶(hù)可借助此單一硬件系統滿(mǎn)足整個(gè)芯片開(kāi)發(fā)周期的驗證需求。新思科技系統設計事業(yè)部研發(fā)高級副總裁Rohit Vora表示: "隨著(zhù)軟件內容和硬件復雜性的持續增加,SoC開(kāi)發(fā)團隊一直在尋求更高、更快的仿真與原型驗證能力,以實(shí)現硬件驗證和軟件開(kāi)發(fā)目標。新思科技Z
- 關(guān)鍵字: 新思科技 硬件仿真 原型驗證
基于FPGA光電容積脈搏波參數檢測的IP核設計
- 文章簡(jiǎn)要介紹了從光電容積脈搏波中提取出的特征值有助于在醫學(xué)領(lǐng)域中分析人體的病理特征。為了檢測脈搏波的血流參數,整個(gè)系統采用Altera公司cyclone系列的FPGA開(kāi)發(fā)平臺,運用硬件語(yǔ)言Verilog HDL編程設計了波形參數的檢測模塊,通過(guò)設計IP核進(jìn)行數據處理并實(shí)現了脈搏波的實(shí)時(shí)檢測。使用了QuartusⅡ、Icarus verilog和GTKwave軟件進(jìn)行綜合仿真,并通過(guò)FPGA原型驗證。創(chuàng )新點(diǎn)在于采用FPGA通過(guò)硬件的方式提高了實(shí)時(shí)檢測的速度,降低了開(kāi)發(fā)成本,增強了可攜帶性。
- 關(guān)鍵字: 病理特征 Verilog 原型驗證
共4條 1/1 1 |
原型驗證介紹
您好,目前還沒(méi)有人創(chuàng )建詞條原型驗證!
歡迎您創(chuàng )建該詞條,闡述對原型驗證的理解,并與今后在此搜索原型驗證的朋友們分享。 創(chuàng )建詞條
歡迎您創(chuàng )建該詞條,闡述對原型驗證的理解,并與今后在此搜索原型驗證的朋友們分享。 創(chuàng )建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
