<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 業(yè)界動(dòng)態(tài) > Mentor 新的 Analog FastSPICE eXTreme 技術(shù)提高 10 倍驗證性能

Mentor 新的 Analog FastSPICE eXTreme 技術(shù)提高 10 倍驗證性能

作者: 時(shí)間:2020-08-05 來(lái)源:電子產(chǎn)品世界 收藏

 Mentor, a Siemens business 近日宣布其 Analog FastSPICE 平臺 取得重大進(jìn)展,引入為大型布線(xiàn)后(post-layout)模擬設計而設的 Analog FastSPICE eXTreme 革命性技術(shù),極大地提升仿真性能,同時(shí)有助于保持納米級模擬驗證所需的晶圓代工廠(chǎng)認證精度。

本文引用地址:http://dyxdggzs.com/article/202008/416738.htm

●   Mentor Analog FastSPICE 平臺提供的創(chuàng )新功能可大幅加速對大型布線(xiàn)后模擬設計的納米級驗證  

Analog FastSPICE eXTreme 對于寄生復雜性高且接觸電阻大的模擬設計而言尤其重要。隨著(zhù)工藝尺寸的不斷縮小,上述問(wèn)題正日益嚴重。根據最初的客戶(hù)基準比較結果,與 Mentor 前一代 Analog FastSPICE 產(chǎn)品相比,新技術(shù)的仿真性能提高了 10 倍,與精度設置類(lèi)似的市售解決方案相比提高了 3 倍。

Silicon Creations 執行副總裁 Randy Caplan 表示:“我們致力于提供世界一流的芯片 IP,用于高性能時(shí)鐘(例如 PLL)和低功耗/高速數據接口(例如 SerDes),大多數先進(jìn)芯片級系統都采用了我們的設計,因此我們需要支持最新的 3nm FinFET 工藝,當務(wù)之急是能夠快速、準確地模擬 FinFET 設計,以滿(mǎn)足我們緊迫的日程安排。我們通過(guò)多個(gè)大型布線(xiàn)后設計參與了 Analog FastSPICE eXTreme 技術(shù)的早期測試計劃,結果顯示該技術(shù)在保持 SPICE 級精度的同時(shí)將速度提高了 10 倍。我們期待使用 Analog FastSPICE 來(lái)驗證我們的完全抽取設計,在滿(mǎn)足高性能和高良率的目標同時(shí)可以一次性完成芯片設計?!?/p>

Mentor Analog FastSPICE 平臺可為納米模擬、射頻(RF)、混合信號、存儲器和定制數字電路提供快速的電路驗證。該平臺已經(jīng)通過(guò)了晶圓廠(chǎng) 5nm 的工藝認證,被全球諸多最成功的模擬集成電路設計所信賴(lài)與應用,其提供納米級 SPICE 精度的速度比并行 SPICE 仿真器快兩倍。

Analog FastSPICE 客戶(hù)現在可以免費使用新的 Analog FastSPICE eXTreme 技術(shù),以此為其大型布線(xiàn)后模擬設計帶來(lái)更多的性能優(yōu)勢。Analog FastSPICE eXTreme 采用創(chuàng )新的電阻電容(RC)電路約減算法,顯著(zhù)改進(jìn) Analog FastSPICE 核心 SPICE 矩陣解法的性能,此外還包含全面的綜合性器件噪聲分析功能,能夠支持芯片級精度的仿真。

Analog Bits 執行副總裁 Mahesh Tirupattur 表示:“Analog Bits 是混合信號 IP 的領(lǐng)先供應商,提供包括低功耗 SerDes、鎖相環(huán)、傳感器以及 I/O 等在內的廣泛產(chǎn)品組合,支持 最新的 3nm FinFET 工藝。我們與 Mentor 及其 Analog FastSPICE 平臺有著(zhù)長(cháng)期合作,并且參與了 AFS eXTreme 早期測試計劃。我們對低功耗集成時(shí)序和互連 IP 技術(shù)有嚴格的精度要求,這需要考慮到 FinFET 設計的布線(xiàn)后寄生效應,才能更準確地表示真實(shí)的模擬電路響應。Analog FastSPICE eXTreme 技術(shù)可將性能提高 6 倍,同時(shí)保持納米級模擬驗證所需的 SPICE 精度。Mentor 和 Analog FastSPICE 將繼續提供當前和未來(lái)設計所需的創(chuàng )新 SPICE 技術(shù)?!?/p>

Analog FastSPICE eXTreme 是 Mentor Symphony 混合信號平臺的補充,該平臺利用 Analog FastSPICE 電路模擬器,并通過(guò)業(yè)界標準 HDL 仿真器提供快速準確的混合信號驗證。Symphony 平臺為復雜納米級混合信號 IC 的驗證提供直觀(guān)易用的使用模式,具有強大的調試功能和配置支持。

“隨著(zhù)模擬、混合信號和 RF 設計向新納米節點(diǎn)的持續深入發(fā)展,全球的設計人員都在期待電路仿真性能可以在實(shí)現顯著(zhù)提升的同時(shí)又不影響先進(jìn)節點(diǎn)的精度?!盡entor IC 驗證解決方案高級副總裁 Ravi Subramanian 博士表示,“在克服先進(jìn)節點(diǎn)的每個(gè)挑戰過(guò)程中,我們的電路仿真研發(fā)團隊一直堅持創(chuàng )新,Analog FastSPICE eXTreme 將作為一個(gè)重要里程碑,開(kāi)啟我們技術(shù)演進(jìn)的下一個(gè)篇章?!?/p>



關(guān)鍵詞:

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>