<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 智能計算 > 高端訪(fǎng)談 > 更高性能的邊緣應用

更高性能的邊緣應用

—— ——訪(fǎng)問(wèn)Achronix半導體公司高級產(chǎn)品營(yíng)銷(xiāo)經(jīng)理Alok Sanghavi
作者: 時(shí)間:2018-12-03 來(lái)源: 收藏

Achronix的FPGA產(chǎn)品和技術(shù)專(zhuān)注于邊緣應用上的多種人工智能()需求,例如汽車(chē)傳感器融合、目標檢測和識別、,以及360度環(huán)繞視圖系統等需要在邊緣上本地處理數據的應用。

本文引用地址:http://dyxdggzs.com/article/201812/395166.htm

可編程邏輯提供了使計算更加以數據為中心的能力。雖然傳統的處理器都要求數據通過(guò)復雜的高速緩存層級被送到其流水線(xiàn)中,而可編程邏輯則能夠構建數據流水線(xiàn)。借助由定制邏輯電路和數字信號處理器(DSP)引擎組成的數據單元來(lái)在數據通過(guò)時(shí)操控它們,數據可以從一個(gè)節點(diǎn)到另一個(gè)節點(diǎn)無(wú)縫流動(dòng);每個(gè)單元都已準備好把數據轉發(fā)到需要它們的下一個(gè)節點(diǎn)。隨著(zhù)需求的變化,其中的邏輯陣列可以輕松地重新連線(xiàn)形成新的配置。與更適合處理控制密集型代碼的微處理器相比,這種邏輯陣列可以為以數據為中心的應用提供更好的支持。然而,獨立FPGA芯片通常會(huì )產(chǎn)生更大的功耗,這是因為需要將數據頻繁地移入和移出更專(zhuān)用的ASIC芯片中。

嵌入式FPGA(eFPGA)技術(shù)提供了一種方法,可以在一個(gè)封裝芯片中滿(mǎn)足邊緣計算應用的能效、性能、延遲和面積限制。結合eFPGA技術(shù),可以把平時(shí)部署在獨立的ASIC芯片中的常用功能在定制硬件中實(shí)現集成,以帶來(lái)更高的性能和密度。對于應用,這些功能可以是用于卷積內核或最大池計算的專(zhuān)用處理器陣列。通過(guò)在同一芯片上集成可編程邏輯和定制邏輯,可以避免在芯片外傳輸數據,從而節省大量功耗。

a)  Speedcore?嵌入式FPGA – 它是業(yè)界唯一經(jīng)流片驗證的高密度、高性能eFPGA半導體知識產(chǎn)權(IP)產(chǎn)品。

b)  Speedchip? FPGA合封芯片 – FPGA合封芯片專(zhuān)為嵌入到先進(jìn)的系統級封裝(SiP)解決方案進(jìn)行了優(yōu)化,如通過(guò)硅介電層或有機基板實(shí)現的2.5D封裝。

c)  Speedster?22i FPGA – 這是一系列高性能和高密度FPGA芯片,帶有適用于通信應用的嵌入式系統IP,包括10G /100G以太網(wǎng)、100G Interlaken、PCIe Gen3×8和DDR3等。

d)  PCIe Accelerator-6D加速板 – 它們是具有業(yè)界最高存儲器帶寬的、基于FPGA的PCIe附加卡,適用于高速加速應用。

e)  Achronix?的自動(dòng)化設計(CAD)環(huán)境被稱(chēng)為ACE – 它與行業(yè)標準的邏輯綜合工具配合使用,使FPGA設計人員能夠輕松地將其設計映射到Achronix FPGA芯片中。

1543821917220495.jpg

Achronix半導體公司高級產(chǎn)品營(yíng)銷(xiāo)經(jīng)理Alok Sanghavi




關(guān)鍵詞: AI 機器學(xué)習

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>