<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 網(wǎng)絡(luò )與存儲 > 業(yè)界動(dòng)態(tài) > 長(cháng)江存儲3D NAND架構Xtacking揭秘:I/O速度看齊DDR4

長(cháng)江存儲3D NAND架構Xtacking揭秘:I/O速度看齊DDR4

作者: 時(shí)間:2018-08-09 來(lái)源:快科技 收藏

  談到NAND閃存,或者說(shuō)以它為代表的SSD產(chǎn)品,多數人對速度的理解集中在像是SATA 3/PCIe 3.0等外部接口上,但其實(shí)閃存芯片也有內部接口,LGA/BGA都有引腳,所以就有引腳帶寬,即I/O接口速度的概念,一定程度上可理解為內頻。

本文引用地址:http://dyxdggzs.com/article/201808/390278.htm

  今晨結束的Flash Memory Summit(閃存技術(shù)峰會(huì ))的首日Keynote上,(Yangtze Memory Technology,YMTC)壓軸出場(chǎng),介紹了新的3D NAND架構Xtacking。

  稱(chēng),數據產(chǎn)生的能力和貯存能力的增長(cháng)是嚴重不對等的,2020年左右將產(chǎn)生47ZB(澤字節,470萬(wàn)億億比特),2025會(huì )是162ZB。雖然多數數據可能是垃圾,但存儲公司沒(méi)有選擇性,其唯一目標就是盡可能多地保存下來(lái)。

  將NAND閃存的三大挑戰劃歸為I/O接口速度、容量密度和上市時(shí)機,此次的Xtacking首要是提高I/O接口速度,且順帶保證了3D NAND多層堆疊可達到更高容量以及減少上市周期。

  當前,NAND閃存主要沿用兩種I/O接口標準,分別是Intel/索尼/SK海力士/群聯(lián)/西數/美光主推的ONFi,去年12月發(fā)布的最新ONFi 4.1規范中,I/O接口速度最大1200MT/s(1.2Gbps)。

  第二種標準是三星/東芝主推的Toggle?DDR,I/O速度最高1.4Gbps。不過(guò),大多數NAND供應商僅能供應1.0 Gbps或更低的I/O速度。

長(cháng)江存儲3D NAND架構Xtacking揭秘:I/O速度看齊DDR4

  此次,Xtacking將I/O接口的速度提升到了3Gbps,實(shí)現與DRAM 的I/O速度相當。

  那么長(cháng)江存儲是如何實(shí)現的呢?

  據長(cháng)江存儲CEO楊士寧博士介紹,Xtacking,可在一片晶圓上獨立加工負責數據I/O及記憶單元操作的外圍電路。存儲單元同樣也將在另一片晶圓上被獨立加工。當兩片晶圓各自完工后,Xtacking技術(shù)只需一個(gè)處理步驟就可通過(guò)數百萬(wàn)根金屬VIA(Vertical Interconnect Accesses,垂直互聯(lián)通道)將二者鍵合接通電路,而且只增加了有限的成本。

  官方稱(chēng),傳統3D NAND架構中,外圍電路約占芯片面積的20~30%,降低了芯片的存儲密度。隨著(zhù)3D NAND技術(shù)堆疊到128層甚至更高,外圍電路可能會(huì )占到芯片整體面積的50%以上。Xtacking技術(shù)將外圍電路置于存儲單元之上,從而實(shí)現比傳統3D NAND更高的存儲密度(長(cháng)江的64層密度僅比競品96層低10~20%)。

  在NAND獲取到更高的I/O接口速度及更多的操作功能的同時(shí),產(chǎn)品開(kāi)發(fā)時(shí)間可縮短三個(gè)月,生產(chǎn)周期可縮短20%,從而大幅縮短3D NAND產(chǎn)品的上市時(shí)間。

  應用

  長(cháng)江存儲稱(chēng),已成功將Xtacking技術(shù)應用于其第二代3D NAND產(chǎn)品的開(kāi)發(fā)。該產(chǎn)品預計于2019年進(jìn)入量產(chǎn),現場(chǎng)給出的最高工藝節點(diǎn)是14nm。


長(cháng)江存儲3D NAND架構Xtacking揭秘:I/O速度看齊DDR4


關(guān)鍵詞: 長(cháng)江存儲 DDR4

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>