<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 網(wǎng)絡(luò )與存儲 > 業(yè)界動(dòng)態(tài) > PCIe 4.0標準大致底定 5.0標準2019年推出

PCIe 4.0標準大致底定 5.0標準2019年推出

作者: 時(shí)間:2017-07-14 來(lái)源:新電子 收藏

  PCI-SIG在2017開(kāi)發(fā)者大會(huì )上宣布推出0.9版的 4.0規范,也趁勢公布確定32GT/s為下一代 5.0標準架構的傳輸速率,不斷突破業(yè)界水平,朝更低功耗、更高效能邁進(jìn)。

本文引用地址:http://dyxdggzs.com/article/201707/361740.htm

   4.0規范數據速度達16GT/s,支持更高效能、更低功耗的應用。 此次公布的0.9版PCIe 4.0規范更首次開(kāi)放成員在發(fā)布前進(jìn)行符合性測試(Compliance Testing)。 PCI-SIG主席兼總裁Al Yanes表示, PCI-E 4.0的功能特性已完成,即將進(jìn)入最終的IP復審階段,在符合性測試過(guò)程中吸引到不少關(guān)注,也有早期采用者針對16GT/s解決方案進(jìn)行測試。

  PCIe 4.0架構持續以節能作為發(fā)展目標。 最新優(yōu)化功能包含以下:為服務(wù)型設備擴增卷標(Tag)以及信用(Credit)、縮短系統延遲、信道邊線(xiàn)微調(Margining)、絕佳的RAS性能、新增信道及帶寬則具備擴展性(Scalability),此外I/O虛擬化及平臺整合也都有大幅改善。

  PCIe 4.0規范經(jīng)過(guò)重要功能改善后,為PCIe 5.0打下堅實(shí)基礎,因此加速整體研發(fā)過(guò)程,確定32GT/s為下一代PCIe 5.0標準架構的傳輸速率。 目前PCIe 5.0已完成0.3版本預計2019年完成標準制定,這次瞄準更多高效能應用新領(lǐng)域,包括人工智能、機器學(xué)習、視覺(jué)計算、存儲和網(wǎng)絡(luò )等。 針對400Gb電信級以太網(wǎng)絡(luò )(Ethernet)解決方案與200Gb/s雙重InfiniBand等高端網(wǎng)絡(luò ),PCIe 5.0架構最高可提供到128GB/s的帶寬。 Al Yanes表示PCIe 5.0的32GT/s帶寬將會(huì )在產(chǎn)業(yè)樹(shù)立全新的速度標準。



關(guān)鍵詞: PCIe

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>