<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 新品快遞 > Xilinx 推出20nm All Programmable UltraScale產(chǎn)品系列

Xilinx 推出20nm All Programmable UltraScale產(chǎn)品系列

—— 現已提供有關(guān)Kintex中端和Virtex高端20nm UltraScale系列的詳細器件選型表、產(chǎn)品技術(shù)文檔、設計工具及方法支持
作者: 時(shí)間:2013-12-12 來(lái)源:電子產(chǎn)品世界 收藏

  All Programmable FPGA、SoC和3D IC的全球領(lǐng)先企業(yè)公司 (Xilinx, Inc. (NASDAQ:XLNX) )日前宣布推出其20nm All Programmable ™產(chǎn)品系列,并提供相關(guān)產(chǎn)品技術(shù)文檔和Vivado®設計套件支持。繼2013年11月初發(fā)貨業(yè)界首款20nm芯片后,繼續積極推動(dòng)其器件的發(fā)貨進(jìn)程。這些器件采用業(yè)界唯一的ASIC級可編程架構以及Vivado ASIC增強型設計套件和UltraFast™設計方法,可提供媲美ASIC級的性能優(yōu)勢。

本文引用地址:http://dyxdggzs.com/article/198512.htm

  全新 產(chǎn)品系列采用UltraScale架構以及臺積公司 (TSMC)超高門(mén)密度的 20SoC 工藝技術(shù),進(jìn)一步壯大了市場(chǎng)領(lǐng)先的Kintex®、Virtex® FPGA和3D IC產(chǎn)品系列陣營(yíng)。UltraScale器件相對目前可用的解決方案而言,系統性能和集成度提高了1.5至2倍,功耗銳降達50%以上。這些器件可提供新一代布線(xiàn)方案、類(lèi)似于A(yíng)SIC的時(shí)鐘功能以及邏輯與架構增強功能,這不僅消除了互聯(lián)瓶頸問(wèn)題,同時(shí)還在不犧牲性能的情況下確保實(shí)現超過(guò)90%的穩定器件利用率。

  賽靈思公司總裁兼CEO Moshe Gavrielov表示:“賽靈思不斷引領(lǐng)技術(shù)創(chuàng )新,并率先推出突破性創(chuàng )新產(chǎn)品以幫助設計者實(shí)現最快的產(chǎn)品上市速度。結合我們的UltraScale ASIC級架構、Vivado ASIC增強型設計套件和UltraFast方法,UltraScale器件可為客戶(hù)帶來(lái)媲美ASIC級的功能。上述芯片與設計方案的強強組合為幫助客戶(hù)實(shí)現明顯的系統差異化提供了一條捷徑,并成為ASIC和ASSP的絕佳替代技術(shù)。

  臺積公司總經(jīng)理暨共同執行長(cháng)劉德音博士表示:“臺積公司與賽靈思的合作推進(jìn)了許多新技術(shù)與設計方法的開(kāi)發(fā)與建置。隨著(zhù)賽靈思推出首款20nm UltraScale架構產(chǎn)品,更讓我們兩家公司共同展現了如何運用芯片制程能力和組件架構間的綜效為產(chǎn)品創(chuàng )造最大的效能和最高的系統價(jià)值。

  臺積公司(TSMC) 總經(jīng)理兼共同執行長(cháng)劉德音 (Mark Liu) 博士表示:“我們與賽靈思合作開(kāi)發(fā)和部署了許多新技術(shù)及新方法。隨著(zhù)賽靈思首款20nm UltraScale架構產(chǎn)品的推出,賽靈思和臺積公司共同展示了如何運用芯片工藝與器件架構之間的協(xié)同作用發(fā)揮出產(chǎn)品的最大性能,實(shí)現最高系統價(jià)值。”

  Kintex UltraScale系列

  最新Kintex® UltraScale™ FPGA具有多達116萬(wàn)個(gè)邏輯單元、5,520個(gè)優(yōu)化的DSP Slice、76Mb BRAM、16.3Gbps背板收發(fā)器、PCIe® Gen3硬模塊、100Gb/s集成MAC與150Gb/s Interlaken IP核,以及DDR4存儲器接口。最初作為賽靈思28nm 7系列成員推出的Kintex器件現已成為中端產(chǎn)品中功耗最低和性?xún)r(jià)比最高的標桿產(chǎn)品。Kintex UltraScale器件旨在繼續保持賽靈思在這一中端產(chǎn)品市場(chǎng)的領(lǐng)先地位,滿(mǎn)足日益擴大的核心應用領(lǐng)域的各種需求,例如:

  ♦ 8K/4K超高清視覺(jué)顯示器和設備
  ♦ 256通道超聲
  ♦ 帶智能波束成形功能的8X8混合模式LTE和WCDMA無(wú)線(xiàn)電
  ♦ 100G流量管理/NIC
  ♦ DOCSIS 3.1 CMTS設備

  Virtex UltraScale系列

  最新Virtex® UltraScale™可在單芯片中實(shí)現前所未有的高性能、系統集成度和帶寬,為業(yè)界設定了新的標桿。作為該系列中的最大器件,Virtex UltraScale具有440萬(wàn)個(gè)邏輯單元、1,456個(gè)用戶(hù)I/O、48個(gè)16.3Gb/s背板收發(fā)器以及89Mb BRAM,其容量已達到賽靈思業(yè)界最大容量Virtex-7 2000T器件的兩倍以上,再次打破行業(yè)記錄。此外,該產(chǎn)品還能提供驚人的5000萬(wàn)個(gè)ASIC等效門(mén)。Virtex UltraScale器件除包括集成式PCIe Gen3、100Gb/sMAC和150Gb/s Interlaken IP核,以及DDR4存儲器接口外,還內置有28Gb/s背板收發(fā)器和33Gb/s芯片至光纖收發(fā)器,以便利用全線(xiàn)速率下的智能處理功能實(shí)現數百Gb/s級系統性能。

  由于具有超高的系統性能和容量,因此Virtex UltraScale系列已成為多種最具挑戰性應用的理想選擇,諸如:

  · 單芯片400G MuxSAR
  · 400G轉發(fā)器
  · 400G MAC-to-Interlaken橋接器
  · 仿真與原型設計

  賽靈思的整個(gè)UltraScale™系列均采用相同性能的邏輯架構和關(guān)鍵架構模塊,打造出了最佳可擴展的架構。此外,由于系列產(chǎn)品間具有引腳兼容,因此Kintex UltraScale FPGA可向Virtex UltraScale平滑移植。



評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>