<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 基于EP1C3T144C8的FPGA的開(kāi)發(fā)板設計

基于EP1C3T144C8的FPGA的開(kāi)發(fā)板設計

作者: 時(shí)間:2009-03-31 來(lái)源:網(wǎng)絡(luò ) 收藏

O 引言
現場(chǎng)可編程門(mén)陣列(,Field Programmable Gate Array)的出現是超大規模集成電路(VISI)技術(shù)和計算機輔助設計(CAD)技術(shù)發(fā)展的結果。器件集成度高、體積小,具有通過(guò)用戶(hù)編程實(shí)現專(zhuān)門(mén)應用的的功能。它允許電路設計者利用基于計算機的開(kāi)發(fā)平臺,經(jīng)過(guò)設計輸入、仿真、測試和校驗,直到達到預期的效果。利用可以大大縮短系統的研制周期,減少資金投入。更吸引人的是采用FPGA器件可以將原來(lái)的電路板級產(chǎn)品集成為芯片級產(chǎn)品,從而降低了功耗,提高了可靠性,同時(shí)還可以很方便的對設計進(jìn)行在線(xiàn)修改。FPGA器件成為研制開(kāi)發(fā)的理想器件,特別適于產(chǎn)品的樣機開(kāi)發(fā)和小批量生產(chǎn),因此人們也把FPGA稱(chēng)為可編程的ASIC。
可以斷定FPGA在結構、密度、功能、速度和靈活性方面將得到進(jìn)一步的發(fā)展。隨著(zhù)工藝和結構的改進(jìn),FPGA的集成度將進(jìn)一步提高,性能將進(jìn)一步完善,成本將逐漸下降,在現代電子系統設計中將起到越來(lái)越重要的作用。

本文引用地址:http://dyxdggzs.com/article/192106.htm


1 硬件電路設計及原理
1.1 硬件電路整體結構
本設計的開(kāi)發(fā)板電路包括6個(gè)部分:下載電路、下載接口、FPGA、電源電路、和擴展接口。其電路結構框圖如下:
圖2―1電路結構框圖

1.1.1主芯片EPlC3TC8
Altera Cyclone系列FPGA是A1tera公司2003年9月份推出的,基于1.5v,O.13μm工藝,Cyclone是一個(gè)性?xún)r(jià)比很高的FPGA系列。其中EPlC3是Cyclone系列中的一員,共有2910邏輯單元,59904RAM bits,1個(gè)PLLs,最多有104個(gè)用戶(hù)I/O,可以說(shuō)這款FPGA的資源非常豐富,足夠滿(mǎn)足大型設計的需要。
本設計選用Altera公司的Cyclone系列芯片,芯片型號為EPlC3TC8,因為該芯片是Altera公司推出的低價(jià)格、高容量的FPGA,其以較低的價(jià)格、優(yōu)良的特性及豐富的片上資源在實(shí)際應用中被廣泛的采用,這些都是其他同類(lèi)產(chǎn)品無(wú)法相比的。
1.EPlC3T8芯片采用1.5V內核電壓,0.33 μmSRAM工藝,與其他同類(lèi)產(chǎn)品相比具有以下特點(diǎn):
(1)邏輯資源豐富,邏輯單元(LE)數量為2910個(gè)。
(2)有104個(gè)可用I/O引腳,I/O輸出可以根據需要調整驅動(dòng)能力,并具有壓擺率控制、三態(tài)緩沖、總線(xiàn)保持等功能:整個(gè)器件的I/0引腳分為四個(gè)區,每個(gè)區可以獨立采用不同的輸入電壓,并可提供不同電壓等級的I/0輸出。
(3)多電壓接口,支持LVTTL,LVCMOS,LVDS等I/0標準。
(4)靈活的時(shí)鐘管理,片內配有一個(gè)鎖相環(huán)(PLL)電路,可以提供輸入時(shí)鐘的1~32倍頻或分頻、156~417ps相移和可變占空比的時(shí)鐘輸出,輸出時(shí)鐘的特性可直接在開(kāi)發(fā)軟件Quartos II里設定。經(jīng)鎖相環(huán)輸出的時(shí)鐘信號既可以作為內部的全局時(shí)鐘,也可以輸出到片外供其它電路使用。
(5)內有SignalTap嵌入式邏輯分析器,極大地方便了設計者對芯片內部邏輯進(jìn)行檢查,而不需要將內部信號輸出到I/O管腳上。
1.2 設計電路模塊及原理
1.2.1 下載線(xiàn)電路
Altera器件的編程連接硬件包括:ByteBlaster并口下載電纜、ByteBlasterMV并口下載電纜、MasterBlaster串口/USB通信電纜、BitBlaster串口下載電纜。 本設計采用了ByteBlasterMV串口口下載電纜。
ByteBlasterMV串口下載電纜采用兩種下載模式:被動(dòng)串行模式和JTAG仿真下載模式。
◆.被動(dòng)串行模式(PS)

為了利用ByteBlasterMV并口下載電纜配置1.5VCyclone系列EPlC3,3.3V電源中應該連接上拉電阻,電纜的VCC腳連接到3.3V電源,而器件的VCCINT引腳連到相應的1.5V電源。對于PS配置,器件的VCCIO引腳必須連到2.5V或3.3V電源。對于JTAG在線(xiàn)配置和在線(xiàn)編程,電纜的VCC引腳必須連接3.3V電源。
ByteBlasterMV并口下載電纜與PC機相連的是25針插頭,與PCB電路板相連的是10針插座。數據從PC機并口通過(guò)ByteBlasterMV并口電纜下載到電路板。
1.2.2 電源電路
采用LMl086系列芯片為電路提供穩定的電源。LMl086是一系列工作在1.5A負載電流下,最大輸出電流為1.5A的低輸出電壓控制器。在本設計中用于為FPGA提供1.5V和3.3V電源電壓。該芯片的主要特點(diǎn):


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: 144C T144 FPGA 144

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>