<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 基于FPGA的線(xiàn)陣CCD驅動(dòng)時(shí)序電路的設計

基于FPGA的線(xiàn)陣CCD驅動(dòng)時(shí)序電路的設計

作者: 時(shí)間:2009-05-07 來(lái)源:網(wǎng)絡(luò ) 收藏

O 引 言
電荷耦合器件(Charge Coupled Deviees,)是一種圖像傳感器,它在工業(yè)、計算機圖像處理、軍事等方面都得到廣泛的應用。目前的應用技術(shù)已成為集光學(xué)、電子學(xué)、精密機械與計算機技術(shù)為一體的綜合技術(shù),在現代光子學(xué)、光電檢測技術(shù)和現代測試技術(shù)領(lǐng)域中起到了相當大的作用。因此,的作用是不可估量的。然而,CCD要正常工作是要時(shí)序的,雖然有些CCD往往自帶,但是在特殊需要或需要加特殊功能時(shí),CCD往往需要自己設計,例如曝光時(shí)間可調等功能。
現場(chǎng)可編程門(mén)陣列(Field Programmahie Gate Array,)是在PAL,GAL,EPLD等可編程器件的基礎上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數有限的缺點(diǎn)。
由于具有易修改,在線(xiàn)編程等特點(diǎn),可根據不同要求進(jìn)行在線(xiàn)配置,從而升級方便。另外由于集成度高,可將系統的部分或全部功能集成在一片芯片上,可減小系統硬件復雜度。

本文引用地址:http://dyxdggzs.com/article/192063.htm


2 CCD工作原理和特性參數
TCDl500C是一種高靈敏度、低暗電流、5 340像元的CCD圖像傳感器,其像敏單元大小是7μm×7μm×7μm;相鄰像元中心距也是7μm;像元總長(cháng)是37.38 mm。其驅動(dòng)時(shí)序圖如圖1所示。TCDl500C在驅動(dòng)脈沖作用下開(kāi)始工作。

由圖1可知,CCD的一個(gè)工作周期分為兩個(gè)階段:光積分階段和電荷轉移階段。在光積分階段,SH為低電平,它使存儲柵和模擬移位寄存器隔離,不會(huì )發(fā)生電荷轉移現象。存儲柵和模擬移位寄存器分別工作,存儲柵進(jìn)行光積分,模擬移位寄存器則在驅動(dòng)脈沖的作用下串行地向輸出端轉移信號電荷,再由SP進(jìn)行采樣和保持,最后由0S端分別輸出。RS信號清除寄存器中的殘余電荷。在電荷轉移階段SH為高電平,存儲柵和模擬移位寄存器之間導通,實(shí)現感光陣列光積分所得的光生電荷勢阱中,此時(shí),輸出脈沖停止工作,輸出端沒(méi)有有效電荷輸出。由于結構上的安排,OS先輸出13個(gè)虛設像元信號,再輸出45個(gè)啞元像元,然后再輸出5 340個(gè)有效像元信號,之后再是12個(gè)啞元信號,輸出1個(gè)奇偶檢測信號,以后便是空驅動(dòng)(空驅動(dòng)的數目可以是任意的)。


2 芯片的選擇以及設計平臺概述
FPGA選擇的是ALTERA公司的FLEXl0K系列的EPFllOKlOLC84一4,他是一款典型在線(xiàn)可編程FPGA器件。
設計選擇的平臺主要是Modelsire。Modelsim仿真工具是Model公司開(kāi)發(fā)的,它支持Verilog DHL,VHDL以及他們的混合仿真,可以將整個(gè)程序分布執行,使設計者直接看到它的程序下一步要執行的語(yǔ)句,而且在程序執行的任何步驟任何時(shí)刻都可以查看任意變量的當前值,可以在Dataflow窗口查看某一單元或模塊的輸入輸出的連續變化等,比Quartus自帶的仿真器功能強大的多,是目前業(yè)界最通用的仿真器之一。仿真都正確無(wú)誤后再用QuartusⅡ軟件來(lái)綜合和下片。本程序采用Verilog硬件描述語(yǔ)言編寫(xiě),其可移植性和可讀性都好。


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: FPGA CCD 線(xiàn)陣 驅動(dòng)

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>