<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > ADSP TS201鏈路口通信的FPGA實(shí)現

ADSP TS201鏈路口通信的FPGA實(shí)現

作者: 時(shí)間:2009-05-07 來(lái)源:網(wǎng)絡(luò ) 收藏

子模塊fast控制模塊是由clk,clknot,clkd2和clkd2not四個(gè)時(shí)鐘組合生成,產(chǎn)生muxO和muxl兩個(gè)控制信號。當mux0=0時(shí)Datainn(3:O)輸出到DataO,反之,當muxO=1時(shí)Datainn(11:8)輸出到Data0;同樣,當muxl=0時(shí)Datainn(7:4)輸出到Datal,反之,當muxl=0時(shí),Datainn(15:12)輸出到Datal。
為了提高速度,保證高頻率下程序的穩定性,使用rloc命令,通過(guò)對。fast模塊各個(gè)觸發(fā)器屬性描述及對底層基本邏輯單元的相對位置進(jìn)行約束,使得同一組數據的觸發(fā)器放置相對集中,從而減少了由于時(shí)鐘信號在布局布線(xiàn)中產(chǎn)生延遲使得數據建立時(shí)間不足而引起的不定態(tài)。


3 實(shí)現與仿真
ModelSim是一個(gè)獨立的仿真工具,在Xilinx公司的ISE集成開(kāi)發(fā)環(huán)境中給ModelSim仿真軟件預留了接口,通過(guò)這個(gè)接口可以從ISE集成工具中直接啟動(dòng)ModelSim工具進(jìn)行仿真。由于廠(chǎng)家的推廣,ModelSim得到了廣泛的應用。
仿真也可分為功能仿真和時(shí)序仿真等3大類(lèi)型。由于特殊底層元件的使用,需要一些器件庫模型的支持。而綜合后門(mén)級功能仿真以及實(shí)現后時(shí)序仿真都需要廠(chǎng)家器件庫的支持。
因此,在使用ModelSim 6.2進(jìn)行功能級仿真和布局布線(xiàn)后仿真時(shí),應根據需要提前對Xilinx的UN ISIM,XmnxCoreLib,SIMPRIM,SmartModel庫進(jìn)行編譯。其中,UNISIM庫包含了Xilinx公司全部的標準元件;XilinxCoreLib則包含了使用Xilinx CoreGenerator工具生成的IP的仿真模型;SIMPRIM庫用來(lái)做時(shí)序仿真或者門(mén)及功能仿真;SmartModel庫用來(lái)模擬復雜的設計。
首先按如下步驟完成對XX的編譯:
(1)將ModelSim根目錄下的modelsim.ini文件的屬性設置為存檔;
(2)在ModelSim的命令窗口中輸入命令:“compxlib―s mti_se-arch all―l vhdl―w―lib all”;
(3)將ModelSim.ini文件的屬性重新設置為只讀。
環(huán)境建立好以后,首先對程序進(jìn)行功能級仿真,驗證功能是否達到要求;功能仿真正確后再進(jìn)行布局布線(xiàn)后仿真,根據布局布線(xiàn)仿真的情況再對程序進(jìn)行分析,調整或者修改原先的設計,以滿(mǎn)足設計要求。
發(fā)送:此波形顯示將128位數據Data0轉換成鏈路口的傳送協(xié)議送出,如圖10所示。
接收:此波形表示有鏈路口接收到一組數據,當FIFO_oe(即FIFO讀信號)為高時(shí)將數據并行送出,如圖11所示。

結 語(yǔ)
本文介紹了一種利用VHDL語(yǔ)言在上實(shí)現鏈路口通信的方法,實(shí)現 之間的高速鏈路口通信。設計最終能達到的接收鏈路時(shí)鐘頻率為500 MHz,發(fā)送鏈路時(shí)鐘頻率為400 MHz,充分發(fā)揮了鏈路口通信的速度優(yōu)勢。也使得通過(guò)具有此功能的FPGA與其他并行接口器件或設備進(jìn)行高速通信成為可能。


上一頁(yè) 1 2 3 4 下一頁(yè)

關(guān)鍵詞: ADSP FPGA 201 TS

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>