基于CycloneII系列FPGA的DDFS信號源實(shí)現
3 DDFS的FPGA實(shí)現
根據DDFS的原理,其FPGA設計原理如圖2所示。其中控制單元由有限狀態(tài)機構成。雖然整個(gè)系統的控制不一定需要使用有限狀態(tài)機,但由于使用的FPGA芯片不支持異步的ROM,即從地址鎖存進(jìn)入ROM單元,到數據從ROM中讀出有至少一個(gè)時(shí)鐘周期以上的延時(shí)。因此采用狀態(tài)機來(lái)進(jìn)行控制,可以達到較好的輸出與時(shí)鐘同步??刂屏鞒虨椋簳r(shí)鐘信號進(jìn)入控制單元,由它產(chǎn)生地址發(fā)生單元的輸入時(shí)鐘adrclk,地址發(fā)生單元在時(shí)鐘adrclk的驅動(dòng)下,結合輸入的步進(jìn)信號Step,產(chǎn)生地址及此地址所對應的象限Phase,此地址產(chǎn)生后立即輸入到ROM單元中,過(guò)兩個(gè)時(shí)鐘周期后,控制單元從ROM存儲單元中讀出輸入地址對應的數據,并在時(shí)鐘的控制下,將前面所產(chǎn)生的象限值Phase與ROM數據一起送到補碼轉換單元,補碼轉換單元根據Phase的值來(lái)決定是否需要進(jìn)行補碼轉換,若需要,則進(jìn)行補碼運算并將數據輸出,若不需要,則直接將數據輸出。下面給出各模塊的具體設計細節。本文引用地址:http://dyxdggzs.com/article/191855.htm
(1)控制單元:控制單元是整個(gè)系統的核心部件。由一個(gè)簡(jiǎn)單的有限狀態(tài)機構成。其狀態(tài)轉換圖如圖3所示。
(2)地址發(fā)生單元:設計思路為根據輸入的Step值,計算出總共四個(gè)象限所需取值的點(diǎn)數,也就可以計算出一個(gè)象限所要取值的點(diǎn)數m,然后在時(shí)鐘作用下進(jìn)行計數,當計數值達m個(gè)時(shí),說(shuō)明一個(gè)象限內已經(jīng)取完點(diǎn),此時(shí)phase自加1,計數變量重新置零。由于在(0,π/2)sin的函數值為從0→1變化;(π/2,π)函數值從1→0變化;(π,3π/2)函數值從0→-1變化;(3π/2,2π)函數值從-1→0變化。故在(0,π/2)和(π,3π/2)地址值從0→32767,每隔一個(gè)步進(jìn)Step讀一個(gè)數據,當然后者的數據要經(jīng)過(guò)補碼單元的處理;而在(π/2,π)和(3π/2,2π)象限,地址值則從32767→0,每隔一個(gè)步進(jìn)Step讀一個(gè)數據即可,同樣的,后者的數據也要經(jīng)過(guò)補碼單元的處理。
(3)ROM存儲單元:ROM存儲單元的數據可以通過(guò)Matlab進(jìn)行計算獲得,并將其存儲為*.mif的文件格式。在進(jìn)行ROM設計時(shí),調用此mif文件作為ROM的初始數據文件即可。
(4)補碼轉換單元:根據目前地址所處象限來(lái)決定是否需要進(jìn)行補碼轉換。如產(chǎn)生正弦信號時(shí),(0,π)象限sin函數值為正,而(π,2π)象限上sin函數值為負,因此在(π,2π)象限時(shí),需要對輸出數據進(jìn)行補碼轉換。補碼轉換單元較簡(jiǎn)單,根據二進(jìn)制數取補的原理進(jìn)行設計即可。
評論